搜索结果

找到约 19,658 项符合 AD级联过采样实验 的查询结果

接口技术 AD级联过采样实验

1、实验目的: (1)了解SXD28335的XINTF总线工作原理; 2、实验设备: (1)PC 机一台; (2)XDS100v2或XDS100V3(隔离)仿真器一套; 3、实验步骤: (1)首先将CCS6.0 开发环境打开;看一下如下原理图:
https://www.eeworm.com/dl/509096.html
下载: 1
查看: 122

学术论文 级联多电平变频器测控系统的设计.rar

多电平逆变器中每个功率器件承受的电压相对较低,因此可以用低耐压功率器件实现高压大容量逆变器,且采用多电平变换技术可以显著提高逆变器输出电压的质量指标。因此,随着功率器件的不断发展,采用多电平变换技术将成为实现高压大容量逆变器的重要途径和方法。本文选取其中一种极具优势的多电平拓扑结构一级联多电平变频器 ...
https://www.eeworm.com/dl/514/8528.html
下载: 121
查看: 1085

学术论文 可重构24bit音频过采样DAC的FPGA

基于过采样和∑-△噪声整形技术的DAC能够可靠地把数字信号转换为高精度的模拟信号(大于等于16位)。采用这一架构进行数模转换具有诸多优点,例如极低的失配噪声和更高的可靠性,便于实现嵌入式集成等,最重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量,音频转换,汽车电子等领域有着广泛的应用价值 ...
https://www.eeworm.com/dl/514/13613.html
下载: 76
查看: 1160

VHDL/FPGA/Verilog 本文介绍了在数字下变频(DDC) 中的抽取滤波器系统设计方法和具体实现方案。采用CIC 滤波器、HB 滤波器、FIR 滤波器三级级联的方式来降低采样率。通过实际验证,证明了设计的可行性

本文介绍了在数字下变频(DDC) 中的抽取滤波器系统设计方法和具体实现方案。采用CIC 滤波器、HB 滤波器、FIR 滤波器三级级联的方式来降低采样率。通过实际验证,证明了设计的可行性
https://www.eeworm.com/dl/663/298040.html
下载: 111
查看: 1695

DSP编程 DSP的AD采样实验程序

DSP的AD采样实验程序,包括主程序和看门狗程序
https://www.eeworm.com/dl/516/356722.html
下载: 123
查看: 1058

单片机开发 AD采样实验

AD采样实验,结果通过串口送PC显示 结果送内部数据区30H,共16个
https://www.eeworm.com/dl/648/446400.html
下载: 52
查看: 1059

DSP编程 AD采样实验的C源码

AD采样实验的C源码,功能是进行AD采样滤波。
https://www.eeworm.com/dl/516/477702.html
下载: 135
查看: 1050

技术管理 通过两个4位加法器级联实验以个八位加法器。

通过两个4位加法器级联实验以个八位加法器。
https://www.eeworm.com/dl/642/478639.html
下载: 62
查看: 1056

DSP编程 该程序用事件管理器B的定时器4定时时间来触发A/D采样的启动。采样时采用级联模式

该程序用事件管理器B的定时器4定时时间来触发A/D采样的启动。采样时采用级联模式,一次做16个转换,转换通道分别是0~15。转换完成后,在A/D中断服务子程序中将转换结果读出。该程序做一次A/D采样。
https://www.eeworm.com/dl/516/493357.html
下载: 74
查看: 1065

学术论文 级联式流馈推挽DCDC变换器的研究.rar

由于下一代微处理器的工作电压越来越低,所需电流越来越大,现有的5V、12V输入的电压调节模块(VRM)已经不能满足它的要求了,因此把VRM的输入母线电压提高到48V是必然的趋势。这样做能够减小输入电流从而使得母线损耗减小,有利于效率提高,同时可以大大减小输入滤波器体积。 本课题首先分析了VRM的发展现状和常用拓扑,以 ...
https://www.eeworm.com/dl/514/8629.html
下载: 186
查看: 1127