搜索结果
找到约 18,522 项符合
8位机 的查询结果
按分类筛选
- 全部分类
- VIP专区 (59)
- 单片机编程 (50)
- 技术资料 (29)
- 单片机开发 (21)
- 学术论文 (10)
- VHDL/FPGA/Verilog (8)
- 其他 (7)
- 嵌入式/单片机编程 (4)
- 其他 (3)
- 手册 (3)
- 开发板开源 (2)
- 测试测量 (2)
- 其他嵌入式/单片机内容 (2)
- 微处理器开发 (2)
- 汇编语言 (2)
- 文章/文档 (2)
- 技术书籍 (1)
- 设计相关 (1)
- 开发工具 (1)
- autocad教程 (1)
- 嵌入式综合 (1)
- 可编程逻辑 (1)
- 接口技术 (1)
- 技术管理 (1)
- 文件格式 (1)
- 通讯/手机编程 (1)
- J2ME (1)
- 串口编程 (1)
- uCOS (1)
- 软件设计/软件工程 (1)
- 其他书籍 (1)
- 源码 (1)
- 笔记 (1)
单片机开发 1. 本程序使用一个定时器和任意 2 个 I/O 口模拟一个串行口。 2. 1位起始位
1. 本程序使用一个定时器和任意 2 个 I/O 口模拟一个串行口。
2. 1位起始位,8位数据位,1位停止位。发数据位时先发低位。
3. 支持半双工通讯。收、发波特率相同。
4. 应把定时器中断优先级设置为最高级。
5. 本程序每接收一个字节后就把它放到一个队列缓冲区中(也可使用环行缓冲区),
待缓冲区满后,将缓冲区中的内容 ...
微处理器开发 两片AT91SAM7S64间的串行通信
两片AT91SAM7S64间的串行通信,可以是8位或是16位,里面包含主从机的代码。
VHDL/FPGA/Verilog 用vhdl语句描述4位等值比较器
用vhdl语句描述4位等值比较器,4选1多路选择器,8位奇偶校验电路功能
VHDL/FPGA/Verilog 通过VHDL实现4位全加器
通过VHDL实现4位全加器,8位全加器,和8位通用寄存器的设计
单片机开发 本实例主要实现通过PC机控制多台下位机I/O输出的不同状态来解释不同的命令。本例中控制四个下位 机
本实例主要实现通过PC机控制多台下位机I/O输出的不同状态来解释不同的命令。本例中控制四个下位
机,当下位机接收到主机地址信息时,下位机返回本机地址,表示接收命令成功,同时根据不同命令
在LED上显示自己本身的地址和命运编码。 ...
文章/文档 DES的每个分组是64位
DES的每个分组是64位,既明文和密钥都是64位(密钥实际用56位,每字节第8位为校验)。这个算法的核心是Feistel密码,由于其设计的巧妙,加密解密都用一个函数,具体原理请查阅其他资料。DES的流程基本是执行16轮下面的运算: ...
VHDL/FPGA/Verilog 网络通信中的MII接口 通常将4位nibble数据送出
网络通信中的MII接口
通常将4位nibble数据送出,此程序将4位数据组合成8位数据并行输出(8比特==1个字节)。。完全可用
同时包含84转换
VHDL/FPGA/Verilog CD4000 双3输入端或非门+单非门 TI CD4001 四2输入端或非门 HIT/NSC/TI/GOL 双4输入端或非门 NSC CD4006 18位串入/串出移位寄存器 NS
CD4000 双3输入端或非门+单非门 TI
CD4001 四2输入端或非门 HIT/NSC/TI/GOL
双4输入端或非门 NSC
CD4006 18位串入/串出移位寄存器 NSC
CD4007 双互补对加反相器 NSC
CD4008 4位超前进位全加器 NSC
CD4009 六反相缓冲/变换器 NSC
CD4010 六同相缓冲/变换器 NSC
CD4011 四2输入端与非门 HIT ...
嵌入式/单片机编程 AT89S52是一种低功耗、高性能CMOS8位微控制器
AT89S52是一种低功耗、高性能CMOS8位微控制器,具有
8K 在系统可编程Flash 存储器。使用Atmel 公司高密度非
易失性存储器技术制造,与工业80C51 产品指令和引脚完
全兼容。片上Flash允许程序存储器在系统可编程,亦适于
常规编程器。在单芯片上,拥有灵巧的8 位CPU 和在系统
可编程Flash,使得AT89S52为众多嵌入式控制应用 ...
其他文档 vhdl 八位二进制乘法器
vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。 vhdl 8 位乘法器。