搜索结果
找到约 18,522 项符合
8位机 的查询结果
按分类筛选
- 全部分类
- VIP专区 (59)
- 单片机编程 (50)
- 技术资料 (29)
- 单片机开发 (21)
- 学术论文 (10)
- VHDL/FPGA/Verilog (8)
- 其他 (7)
- 嵌入式/单片机编程 (4)
- 其他 (3)
- 手册 (3)
- 开发板开源 (2)
- 测试测量 (2)
- 其他嵌入式/单片机内容 (2)
- 微处理器开发 (2)
- 汇编语言 (2)
- 文章/文档 (2)
- 技术书籍 (1)
- 设计相关 (1)
- 开发工具 (1)
- autocad教程 (1)
- 嵌入式综合 (1)
- 可编程逻辑 (1)
- 接口技术 (1)
- 技术管理 (1)
- 文件格式 (1)
- 通讯/手机编程 (1)
- J2ME (1)
- 串口编程 (1)
- uCOS (1)
- 软件设计/软件工程 (1)
- 其他书籍 (1)
- 源码 (1)
- 笔记 (1)
VHDL/FPGA/Verilog 此程序基于ADC0809,它是CMOS的8位A/D转换器
此程序基于ADC0809,它是CMOS的8位A/D转换器,片内有8路模拟开关,可控制8个模拟量中的一个进入转换器中。
其他书籍 讲述了32位机系统的编程,可使你对32位系统及其编程有更深层次的理解
讲述了32位机系统的编程,可使你对32位系统及其编程有更深层次的理解
汇编语言 8位流水灯实例程序 功能是,将RB的8条引脚全部设置为输出模式,依次从RB0到RB7送出高电平,然后再依次从RB7到RB0送出高电平.并且周而复始
8位流水灯实例程序
功能是,将RB的8条引脚全部设置为输出模式,依次从RB0到RB7送出高电平,然后再依次从RB7到RB0送出高电平.并且周而复始
VHDL/FPGA/Verilog 利用VHDL语言实现8位到32位的双向数据转换
利用VHDL语言实现8位到32位的双向数据转换
VHDL/FPGA/Verilog VHDL实现简单的8位CPU doc文件上有源代码
VHDL实现简单的8位CPU
doc文件上有源代码
单片机开发 s1d13716的源码 windiws ce 或8位单片机
s1d13716的源码 windiws ce 或8位单片机
VHDL/FPGA/Verilog SHIFT_8REG是8位的一个具有移位功能的寄存器
SHIFT_8REG是8位的一个具有移位功能的寄存器,每一次数据打入都会从这个寄存器的最低位打入,并相应进行向左移位。
ODD_110BREG是一个3位的备份寄存器,寄存器中存放的是奇数帧的同步头,也就是110。
EVEN_9BHREG是一个8位的备份寄存器,寄存器中存放的是偶数帧的同步头,也就是10011011。这两个寄存器的初始值在系统一开始 ...
其他 可以将以bit为单位进行处理的算法扩展到8位
可以将以bit为单位进行处理的算法扩展到8位,即以Byte为单位进行处理。由于有8个bit,所以有2^8种选择。这样明显会使运行时
间大为减少,速度明显更快,但是也有它的缺点,即,占用资源太大,所以综合考虑速度和 资源两点,采用半字节查表法。即以半
Byte为单位进行处理。由于有4个bit,所以有2^4种选择。 ...
VHDL/FPGA/Verilog 简单的8位CPU
简单的8位CPU,内含PDF文件.可自己查看详细说明
嵌入式/单片机编程 通用ASK信号解码接收程序 1. 接收数据位数最多为40(5*8)位. 2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME". 3. 宽脉冲最大允许时间和最小
通用ASK信号解码接收程序
1. 接收数据位数最多为40(5*8)位.
2. 由定时器对time进行渐增,在TCC中断程序中加入"INC TIME".
3. 宽脉冲最大允许时间和最小允许时间的计算方式:
脉冲允许时间=TCC 中断时间(us)*设定数据
4. 在接收到完整的数据后建立rx_data_ok标志.
5. 该子程序由主程序调用.
6. 数据格式:rx_data5 ...