搜索结果
找到约 13,892 项符合
53.8 的查询结果
按分类筛选
- 全部分类
- VIP专区 (78)
- 技术资料 (10)
- 单片机编程 (9)
- 单片机开发 (9)
- VHDL/FPGA/Verilog (6)
- 其他 (5)
- 汇编语言 (5)
- Java编程 (4)
- FlashMX/Flex源码 (3)
- 书籍源码 (3)
- DSP编程 (2)
- 软件设计/软件工程 (2)
- 串口编程 (2)
- 其他书籍 (2)
- Linux/Unix编程 (2)
- 微处理器开发 (2)
- 其他嵌入式/单片机内容 (2)
- 嵌入式/单片机编程 (2)
- 数据结构 (2)
- J2ME (2)
- Linux/uClinux/Unix编程 (2)
- 手册 (2)
- 教材/考试/认证 (1)
- 开发工具 (1)
- 技术书籍 (1)
- uCOS编程 (1)
- 教程资料 (1)
- 可编程逻辑 (1)
- 数学计算 (1)
- 手机短信编程 (1)
- 网络 (1)
- 并行计算 (1)
- 通讯编程文档 (1)
- 通讯/手机编程 (1)
- 编译器/解释器 (1)
- 文件格式 (1)
- 压缩解压 (1)
- Java书籍 (1)
- 磁盘编程 (1)
- 数值算法/人工智能 (1)
- 驱动编程 (1)
- VC书籍 (1)
- matlab例程 (1)
- 数据库系统 (1)
- 技术管理 (1)
- C/C++语言编程 (1)
- 接口技术 (1)
- 源码 (1)
- 教程 (1)
- 书籍 (1)
- 电路图 (1)
- 其他 (1)
- 精品软件 (1)
数学计算 8-1024可变点数FFT/IFFT变换,VHDL语言设计, 仿真通过,可以很容易综合.
8-1024可变点数FFT/IFFT变换,VHDL语言设计,
仿真通过,可以很容易综合.
单片机开发 动态扫描显示接口 动态扫描显示接口是单片机中应用最为广泛的一种显示方式之一。其接口电路是把所有显示器的8个笔划段a-h同名端连在一起
动态扫描显示接口
动态扫描显示接口是单片机中应用最为广泛的一种显示方式之一。其接口电路是把所有显示器的8个笔划段a-h同名端连在一起,而每一个显示器的公共极COM是各自独立地受I/O线控制。CPU向字段输出口送出字形码时,所有显示器接收到相同的字形码,但究竟是那个显示器亮,则取决于COM端,而这一端是由I/O控制的, ...
VHDL/FPGA/Verilog 本程序实现8位序列检测的功能
本程序实现8位序列检测的功能
电子政务应用 管理员功能: 1.添加单个成绩 2.批量添加成绩 3.通过搜索并修改与删除 4.直接修改 5.可以批量删除 6.可以直接GO到达你想到达的页 7.清空登陆次数 8.管理课程表
管理员功能:
1.添加单个成绩
2.批量添加成绩
3.通过搜索并修改与删除
4.直接修改
5.可以批量删除
6.可以直接GO到达你想到达的页
7.清空登陆次数
8.管理课程表,在线更新,在线删除,在线修改
9.输入学号与密码就可查询自己成绩,增加班级,增加学期,增加类型, 按学号查询与按班级查询
10.管理学生反馈的信息 ...
VHDL/FPGA/Verilog 设计一个线性相位FIR滤波器(31阶) 输入8位
设计一个线性相位FIR滤波器(31阶)
输入8位,输出8位,H(n)={1,2,0,-2,-2,1,6,6,-1,-13,-21,-11,22,69,111,128,111,……2,1}
H(n)具有对称性。
输入信号范围
[±99,0,0,0, ±70,0,0,0, ±99,0,0,0, ±70,…]
家庭/个人应用 中文字符转换为UTF-8的编码器。可以对文档转换。
中文字符转换为UTF-8的编码器。可以对文档转换。
单片机开发 一款不错的8/16位MCU软、硬件的汇编/C语言、指令学习与工程生成工具。 包括: Intel386(TM)EXProcessor 80C186EA/80C188EA,80C186EB/80
一款不错的8/16位MCU软、硬件的汇编/C语言、指令学习与工程生成工具。
包括:
Intel386(TM)EXProcessor
80C186EA/80C188EA,80C186EB/80C188EB,80C186EC/80C188EC,
80C186XL/80C188XL
8XC196KD,8XC196KC,8XC196KB,8XC198,8XC196KR,8XC196KQ,8XC196KT,
8XC196JR,8XC196JQ8XC196JT,8XC196NP,8XC196NT,8XC196NU
80C296SA
...
matlab例程 PCM编码,通过输入编码电平与域值电平 生成8比特码
PCM编码,通过输入编码电平与域值电平
生成8比特码
VHDL/FPGA/Verilog 用VHDL编写的8位全加器,数字分频器等程序
用VHDL编写的8位全加器,数字分频器等程序
matlab例程 用四阶古典RK方法解初值问题: 取h=1/8。每隔8步打印出数值解与真解的值(u(t)=(t^2)/2-t)
用四阶古典RK方法解初值问题:
取h=1/8。每隔8步打印出数值解与真解的值(u(t)=(t^2)/2-t),画出它们的大致图像,并对产生的结果做出解释。