搜索结果
找到约 16,003 项符合
51硬核 的查询结果
教程资料 在Altera 28nm FPGA上解决100-GbE线路卡设计挑战
支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模块,从而提高系统集成度。
宽带数据缓冲,提供1,600-Mbps外部存储器接口。
数据包处理和流量管理功能的高效实现。
更高的系统性能,同时保持功耗和成本预算不变。
...
教程资料 扩频通信芯片STEL-2000A的FPGA实现
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言 ...
ARM 基于Virtex5的PCI接口电路
PCI Express是由Intel,Dell,Compaq,IBM,Microsoft等PCI SIG联合成立的Arapahoe Work Group共同草拟并推举成取代PCI总线标准的下一代标准。PCI Express利用串行的连接特点能轻松将数据传输速度提到一个很高的频率,达到远远超出PCI总线的传输速率。一个PCI Express连接可以被配置成x1,x2,x4,x8,x12,x16和x32的数据 ...
可编程逻辑 利用WinDriver实现链式DMA
PCI Express 协议由于其高速串行、系统拓扑简单等特点被广泛用于各种领域。Altera公司的Arria II GX FPGA内集成了支持链式DMA传输功能的PCI Express硬核,适应了PCI Express总线高速度的要求。文中利用Jungo公司的WinDriver软件实现了链式DMA的上层应用设计。首先给出了链式DMA实现的基本过程,接着分析了链式DMA数据传输需 ...
可编程逻辑 Arria V系列 FPGA芯片白皮书(英文)
Arria V系列 FPGA芯片基本描述
(1)28nm FPGA,在成本、功耗和性能上达到均衡;
(2)包括低功耗6G和10G串行收发器;
(3)总功耗比6G Arria II FPGA低40%;
(4)丰富的硬核IP模块,提高了集成度
(5)目前市场上支持10.3125Gbps收发器技术、功耗最低的中端FPGA。
...
可编程逻辑 在Altera 28nm FPGA上解决100-GbE线路卡设计挑战
支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模块,从而提高系统集成度。
宽带数据缓冲,提供1,600-Mbps外部存储器接口。
数据包处理和流量管理功能的高效实现。
更高的系统性能,同时保持功耗和成本预算不变。
...
可编程逻辑 扩频通信芯片STEL-2000A的FPGA实现
针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言 ...
技术资料 嵌入式系统基础知识总结 这篇太全面了!(上)
嵌入式系统基础知识总结,这篇太全面了!(上)[摘要]1、嵌入式系统的定义 1.1定义:以应用为中心,以计算机技术为基础,软硬件可裁剪,适应应用系统对功能、可靠性、成本、体积、功耗严格要求的专用计算机系统。 1.2嵌入式系统发展的4个阶段:无操作系统阶段、简单操作系统阶段、实时操作系统阶段、面向Internet阶 ...
技术资料 Altera_Soc培训文档
介绍FPGA上开发Cortex-A9硬核的流程,包含硬件和软件实例
技术资料 FPGA开发全攻略-工程师创新设计宝典-基础篇+技巧篇-200页
FPGA开发全攻略-工程师创新设计宝典-基础篇+技巧篇-200页第一章、为什么工程师要掌握FPGA开发知识?作者:张国斌、田耘2008 年年初,某著名嵌入式系统IT 公司为了帮助其产品售后工程师和在线技术支持工程师更好的理解其产品,举行了ASIC/FPGA 基础专场培训.由于后者因为保密制度而只能接触到板级电路图和LAYOUT,同时因ASI ...