搜索结果

找到约 29,822 项符合 51寄存器 的查询结果

学术论文 基于TMS320F2808的高效双向DCDC变换器.rar

双向DC/DC变换器(Bi-directionalDC/DCconverters)是能够根据需要调节能量双向传输的直流/直流变换器。随着科技的发展,双向DC/DC变换器的应用需求越来越多,正逐步应用到无轨电车、地铁、列车、电动车等直流电机驱动系统,直流不间断电源系统,航天电源等场合。一方面,双向DC/DC变换器为这些系统提供能量,另一方面,又 ...
https://www.eeworm.com/dl/514/8511.html
下载: 62
查看: 1110

学术论文 基于FPGA的通用异步收发器的设计.rar

通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是 ...
https://www.eeworm.com/dl/514/9082.html
下载: 178
查看: 1068

学术论文 基于FPGA的RS255,223编解码器的高速并行实现.rar

随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能 ...
https://www.eeworm.com/dl/514/9158.html
下载: 169
查看: 1070

学术论文 MP3音频解码器的FPGA原型芯片设计与实现.rar

MP3音乐是目前最为流行的音乐格式,因其音质、复杂度与压缩比的完美折中,占据着广阔的市场,不仅在互联网上广为流传,而且在便携式设备领域深受人们喜爱。本文以MPEG-1的MP3音频解码器为研究对象,在实时性、面积等约束条件下,研究MP3解码电路的设计方法,实现FPGA原型芯片,研究MP3原型芯片的验证方法。 论文的主要贡献 ...
https://www.eeworm.com/dl/514/9198.html
下载: 145
查看: 1142

学术论文 基于FPGA的MCS51核的VHDL语言设计与实现.rar

本文以研究嵌入式微处理器为主,自主地设计了能够运行MCS-51系列单片机指令的MCU系统。系统采用了VHDL 语言与原理框图的综合设计方法,并且在Altera公司的FPGA上通过验证。论文深入地研究了微处理器的指令系统和数据地址通路,采用VHDL 语言完成了取指单元,指令译码器单元,存储器单元和逻辑运算单元的电路模块的设计与实 ...
https://www.eeworm.com/dl/514/9407.html
下载: 29
查看: 1055

学术论文 单电源低功耗A/D转换器AD7714及其应用

介绍单电源、低功耗、高精度 A/D转换器 AD7714的特点、内部寄存器结构和外部接口;详细阐述 AD7714与单片机 AT89C51的接口技术。
https://www.eeworm.com/dl/514/10705.html
下载: 115
查看: 1073

学术论文 基于以太网接口的ARMJTAG仿真器设计

在嵌入式系统的开发过程中,仿真器是一个必不可少的开发工具。特别是对于初级嵌入式系统开发工程师,借助一个功能强大的仿真器进行开发工作,可以达到事半功倍的效果。一个嵌入式仿真、调试系统支持单步执行、设置断点、观察变量内容及寄存器内容等功能。开发人员可以通过各类调试功能观察变量和寄存器的变化,从而可以很清 ...
https://www.eeworm.com/dl/514/10750.html
下载: 62
查看: 1071

测试测量 CC2530开发板 CC2530模块 CC2530开发套件

针对CC2430/CC2530芯片的Zigbee开发套件可与IAR for MCS-51 集成开发环境无缝连接,操作方便、连接方便、简单易学,是学习开发Zigbee产品最好最实用的开发工具。通过USB接口连接电脑,具有代码高速下载,在线调试,断点、单步、变量观察,寄存器观察等功能,实现对CC2430/CC2530系列无线单片机实时在线仿真、调试。该开发套 ...
https://www.eeworm.com/dl/544/10848.html
下载: 23
查看: 1151

学术论文 高速Viterbi译码器的FPGA实现

本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在 ...
https://www.eeworm.com/dl/514/11961.html
下载: 103
查看: 1138

学术论文 (2,1,9)软判决Viterbi译码器的设计与FPGA实现

卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理, ...
https://www.eeworm.com/dl/514/12020.html
下载: 163
查看: 1117