搜索结果

找到约 75,868 项符合 5.06 的查询结果

按分类筛选

显示更多分类

学术论文 基于FPGA的Java虚拟机实现

使用Java语言有非常多的好处,如安全的对象引用、语言级支持多线程和跨平台等特性。但是嵌入式系统中Java语言的应用却很少见,这是由于Java如下两方面的不足: (1)Java虚拟机实现需要大量的硬件资源;(2)Java语言的运行时间不可预测。 为此,本论文将实现一个能够应用在低端FPGA器件的实时Java虚拟机。论文的主要创新点如下 ...
https://www.eeworm.com/dl/514/12687.html
下载: 64
查看: 1097

学术论文 基于FPGA的雷达信号侦察数字接收机

随着信号处理技术的进步和电子技术的发展,雷达信号侦察接收机逐渐从模拟体制向数字体制转变。软件无线电概念的提出,促使雷达侦察接收机朝大带宽、全截获方向发展,现有的串行信号处理体制已经很难满足系统要求。FPGA器件的出现,为实现宽带雷达信号侦察数字接收机提供了硬件支持。 本文结合FPGA芯片特点,在前人研究基础 ...
https://www.eeworm.com/dl/514/12779.html
下载: 143
查看: 1123

经验分享 中兴电磁兼容设计讲座

中兴电磁兼容设计讲座(PPT 84)的资料简介: 静电放电抗扰性试验(.2) 射频电磁场辐射抗扰性试验(.3) 电快速瞬变脉冲群抗扰性试验(.4) 雷击浪涌抗扰性试验(.5) 射频场传导抗扰性试验(.6) 工频磁场抗扰性试验(.8) 电压瞬时跌落,短时中断和电压渐 变的抗扰性试验(.11) ...
https://www.eeworm.com/dl/508/12849.html
下载: 65
查看: 1073

ALTERA FPGA开发软件 QuartusII_5_0.rar

Quartus II 软件5.0在高密度FPGA设计上具有性能和效率领先优势。此版本首次展示了业内编译增强技术以及多种新的高密度设计高效特性。 Quartus II软件5.0的新特性和增强功能包括: 编译和时序逼近的增强特性 编译增强特性缩短近70%编译时间 编译增强特性使设计人员能够根据综合和适配的需要,将设计划分为物理和逻辑分区 ...
https://www.eeworm.com/dl/552/12859.html
下载: 155
查看: 1307

技术教程 PADS基础入门视频教程

PADS基础入门视频教程 1、PADS Layout的目标嵌入.avi 2、创建PCB封装.avi 3、创建管脚封装.avi 4、导线的连接.avi 5、绘制图形.avi 6、基本元器件的放置.avi 7、建立覆铜的外边框.avi 8、手动布线.avi 9、手工布局.avi 10、缩放操作.avi 11、颜色参数设置.avi 12、在多板向导中建立多板项目的方法.avi ...
https://www.eeworm.com/dl/538/12956.html
下载: 143
查看: 1654

学术论文 基于FPGA的远程视频传输系统

本文对基于FPGA的远程视频传输系统进行了研究。主要内容如下: (1)在系统发送端将数据采集等逻辑控制和图像压缩集成在一片FPGA上,此方案减小了系统体积,提高了系统的集成度。 (2)系统图像压缩部分基于FPGA的二维小波变换的设计与实现,选用5/3整数提升小波,提升过程采用折叠结构可以节省系统的资源。采用FPGA实现小波变 ...
https://www.eeworm.com/dl/514/12980.html
下载: 92
查看: 1062

学术论文 基于FPGA的数字收发机信号处理

在3G移动通信网络建设中,如何实现密集城区的无线网络覆盖是目前基站的发展方向。目前网络覆盖理念的核心思想就把传统宏基站的基带处理和射频部分分离,分成基带处理单元和射频拉远单元两个设备,这样既节省空间、降低设置成本,又提高了组网效率。本文研究的数字收发机用于WCDMA基站系统的射频拉远单元中,实现移动通信网 ...
https://www.eeworm.com/dl/514/12999.html
下载: 155
查看: 1045

学术论文 中频数字相关解扩器研究与工程实现

本文从工程设计和应用出发,根据某机载设备直接序列扩频(DS-SS)接收机声表面波可编程抽头延迟线(SAW.P.TDL)中频相关解扩电路的指标要求,提出了基于FPGA器件的中频数字相关解扩器的替代设计方案,通过理论分析、软件仿真、数学计算、电路设计等方法和手段,研制出了满足使用环境要求的工程化的中频数字相关器,经过主要性能参数 ...
https://www.eeworm.com/dl/514/13010.html
下载: 82
查看: 1034

学术论文 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/514/13062.html
下载: 96
查看: 1064

驱动程序 STM32F103VET6驱动CMOS摄像头

程序为STM32F103VET6驱动CMOS摄像头OV7670的程序。采用AL422B作为FIFO帧缓冲,显示采用3.5寸TFT ILI9481,单片机FSMC方式驱动TFT,非常好用。-
https://www.eeworm.com/dl/522/13217.html
下载: 111
查看: 1237