搜索结果

找到约 13,335 项符合 4通道 的查询结果

教程资料 一个关于4路CAN卡的硬件程序,用VHDL编写

一个关于4CAN卡的硬件程序,用VHDL编写.就是4路CAN总线
https://www.eeworm.com/dl/Protel/doc/18118.html
下载: 120
查看: 1068

教程资料 FPGA分频 控制4个LED连续闪烁 形成累加的效果

FPGA分频 控制4个LED连续闪烁 形成累加的效果
https://www.eeworm.com/dl/fpga/doc/18263.html
下载: 80
查看: 1137

教程资料 8 通道压频转换

 描述了一个8 通道压频转换( ) 数据采集器的硬件设计和实现过程. 该数据采集 \r\n V FC \r\n\r\n程序 原理
https://www.eeworm.com/dl/fpga/doc/18284.html
下载: 42
查看: 1072

教程资料 FPGA-CPLD_DesignTool,事例程序3-4

FPGA-CPLD_DesignTool,事例程序3-4陆续上传请需要的朋友下载
https://www.eeworm.com/dl/fpga/doc/18528.html
下载: 52
查看: 1075

教程资料 采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统

采用按时间抽选的基4原位算法和坐标旋转数字式计算机(CORDIC)算法实现了一个FFT实时谱分析系统。整个设计采用流水线工作方式,保证了系统的速度,避免了瓶劲的出现;整个系统采用FPGA实现,实验表明,该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,可以广泛地应用于数字信号处理的各个领域。 ...
https://www.eeworm.com/dl/fpga/doc/18553.html
下载: 175
查看: 1059

教程资料 一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法

摘要本文介绍了一种用CPLD设计GPS数字通道相关器中C/A码产生嚣的方法,详细分析了设计原理并给出了相应的仿真结果.这种设计方法已在我们研制的GPS,GLONASS兼容机中得到实际应用。
https://www.eeworm.com/dl/Protel/doc/18587.html
下载: 41
查看: 1075

教程资料 PROTEUS仿真用单片机系统板

PROTEUS仿真用单片机系统板\r\n系统资源丰富:\r\n★ 内置RAM 32KB模块\r\n★ 内置8位动态数码显示模块\r\n★ 内置8X8点阵显示模块\r\n★ 4位静态数码显示模块\r\n★ 4位级联的74LS164串并转换模块\r\n★ 内置8通道8位A/D转换\r\n★ 内置8位D/A转换\r\n★ 内置2路SPI和I2C总线接口\r\n★ 内置4路1-Wire总线接口\ ...
https://www.eeworm.com/dl/proteus/doc/19259.html
下载: 22
查看: 1092

教程资料 LT Spice 4 (LT SPICE IV 视频教程)

LT Spice 4  traning,LT SPICE IV 视频教程
https://www.eeworm.com/dl/Protel/doc/20081.html
下载: 100
查看: 1143

模拟电子 工业监控和便携式仪器的6通道SAR型ADC

14 位 LTC®2351-14 是一款 1.5Msps、低功率 SAR 型 ADC,具有 6 個同時采樣差分輸入通道。它采用單 3V 工作電源,並具有 6 個獨立的采樣及保持放大器 (S/HA) 和一個 ADC。
https://www.eeworm.com/dl/571/20311.html
下载: 193
查看: 1073

模拟电子 实现UXGA解决方案的双通道AD9981设计准则

借助AD9981,利用一种双芯片“乒乓”配置可以实现超过110 MHz的像素时钟速率。双芯片解决方案与交替像素采样解决方案的不同之处在于,前者可以维持全速刷新率。双通道AD9981设计有多种实现方式。本应用笔记旨在让用户了解在实现这种配置时需要考虑的因素。相关变量包括布局和路由限制、时钟选择、图形控制要求 ...
https://www.eeworm.com/dl/571/20467.html
下载: 55
查看: 1048