搜索结果
找到约 28,834 项符合
2.54双排排母 的查询结果
按分类筛选
教程资料 异步FIFO是用来适配不同异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构, ...
教程资料 利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2
利用FPGA实现DDS经过编译没有错误。编译环境为QuartusII7.2,该环境集成了IP核,可以提高开发效率。
教程资料 在FPGA内实现双口RAM
这样就可以在FPGA内实现双口RAM了...
教程资料 介绍FPGA的设计quartue 2,还有INDESIGN和XILINUX公司的软件
介绍FPGA的设计quartue 2设计软件。其中还有INDESIGN 和XILINUX 公司的软件\r\n
教程资料 UART-FPGA完全好用的程序,ISE8.2下打开
一个完全好用的程序,用ISE 8.2打开就可直接应用
教程资料 xilinx fpga 做VGA驱动信号的Verilog原代码,ise版本9.2
xilinx fpga 做VGA驱动信号的Verilog原代码,ise版本9.2,
教程资料 这个是完整的一套从6713的emif到fpga的双口ram
6713emiftofpgatopci,这个是完整的一套从6713的emif到fpga的双口ram,然后主机通过9054到双口ram,交换数据完成
教程资料 基于CPLD的双屏结构液晶控制器的研究与设计
基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc
教程资料 VHDL 源程序 开发环境:MAXPLUS II 10.2
VHDL 源程序 开发环境:MAXPLUS II 10.2
教程资料 利用FPGA进行基于MPEG-2的开发
对于基于MPEG-2的开发,这篇文章可以让我们更好的一览全貌。