搜索结果
找到约 74 项符合
1s 的查询结果
按分类筛选
VHDL/FPGA/Verilog 1、ps/2键盘输入
1、ps/2键盘输入,通过led显示ascii码
2、稍等1s可以在lcd上显示输入的字符
3、其中键盘上的backspce键是用来清屏的
4、当lcd上显示满字符时,在按下按键自动清屏,从第一行显示。
汇编语言 初学者参考:为89c51下P1口循环点亮程序
初学者参考:为89c51下P1口循环点亮程序,在晶振12M左右,延时约为1S
VHDL/FPGA/Verilog 一个VHDL电梯控制器的程序 1、 每层电梯的入口处设有上下请求开关
一个VHDL电梯控制器的程序
1、 每层电梯的入口处设有上下请求开关,电梯内设有乘客到达层次的停站请求开关。
2、 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置。
3、 电梯每秒升降一层。
4、 电梯到达有停站请求的楼层后,经过1s电梯打开,开门只是灯亮,开门4s后,电梯门关闭(关门指示灯灭) ...
VHDL/FPGA/Verilog ps/2键盘输入
ps/2键盘输入,通过led显示ascii码
2、稍等1s可以在lcd上显示输入的字符
DSP编程 This programme is to control DC motor in a certain speed using PWM. The target speed is "r", it is
This programme is to control DC motor in a certain speed using PWM.
The target speed is "r", it is the speed in 1s.
The sample rate is 0.1s, so the actual speed target is "rc"=r/10.
The "r" and "rc" are integer, and the range of "r" is from 50 to 100.
Keep rc=r/10!!!
The array "speed1" and "speed2" ...
单片机开发 低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体
低频频率计
实例目的:学习定时器、计数器、中断应用
说明:选用24MHz的晶体,主频可达2MHz。用T1产生100us的时标,T0作信号脉冲计数器。假设晶体频率没有误差,而且稳定不变(实际上可达万分之一);被测信号是周期性矩形波(正负脉冲宽度都不能小于0.5us),频率小于1MHz,大于1Hz。要求测量时标1S,测量精度为0.1%。 ...
单片机开发 基于Freescale-smac的点对点通讯。 简介:在Router(特征:接口为COM口)上实现点对点通信。 子工程: 1、接收端receiver_13213_ver2.0 (目前只
基于Freescale-smac的点对点通讯。
简介:在Router(特征:接口为COM口)上实现点对点通信。
子工程:
1、接收端receiver_13213_ver2.0
(目前只写了接收端部分,我打算用已经调试好的13213-NCB
作为发送端,如果测试通过,我会写与它配套的发送端程序)
功能详述:
1、发送端与接收端上电后均为DS2点亮;
2、发送端启动 ...
单片机开发 1、ps/2键盘输入
1、ps/2键盘输入,通过led显示ascii码
2、稍等1s可以在lcd上显示输入的字符
3、其中键盘上的backspce键是用来清屏的
4、当lcd上显示满字符时,在按下按键自动清屏,从第一行显示。