搜索结果
找到约 21,277 项符合
高频链逆变器 的查询结果
其他 电话计费器程序/*信号定义: clk: 时钟信号
电话计费器程序/*信号定义:
clk: 时钟信号,本例中其频率值为1Hz;
decide: 电话局反馈回来的信号,代表话务种类,“01”表示市话,“10”表示
长话,“11”表示特话;
dispmoney: 用来显示卡内余额,其单位为角,这里假定能显示的最大数额为50 元
(500 角);
disptime: 显示本次通话的时长;
write,read: 当write ...
其他 EWB做的多功能数字钟 由振荡器输出稳定的高频脉冲信号作为时间基准
EWB做的多功能数字钟
由振荡器输出稳定的高频脉冲信号作为时间基准,经分频器输出标准的秒脉冲,秒计数器满60向分计数器进位,分计数器满60向小时计数器进位,小时计数器按“12翻1”规律计数,计数器经译码器送到显示器;计数出现误差可用校时电路进行校时、校分、校秒,
可发挥部分:使闹钟具有可整点报时与定时闹钟的功 ...
数据结构 数据结构链表的演示程序
数据结构链表的演示程序,实现了链表的逆序存放,供初学者学习
其他 数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术
数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存器序 列(伪随机序列)理论之上的。解扰是加扰的逆过程,恢复原始的数字信号。 如果数字信号具有周期性,则信 ...
VHDL/FPGA/Verilog 运用always 块设计一个八路数据选择器。要求:每路输入数据与输出数据均为4 位2进制数
运用always 块设计一个八路数据选择器。要求:每路输入数据与输出数据均为4 位2进制数,当选择开关(至少3 位)或输入数据发生变化时,输出数据也相应地变
单片机开发 RTL8019AS以太网控制器以寄存器(16K的RAM)为核心
RTL8019AS以太网控制器以寄存器(16K的RAM)为核心,本地和远程控制并发的操作,RTL8019拥有控制、状态、数据寄存器,通过他们与MCU通信。
RTL8019的接收和发送的机理
网络芯片负责物理链路层的电信号与上层协议的数据之间的转化。在分层的参考模型中,层与层之间是独立的。以太网协议由芯片自动完成。 ...
其他 Cygnal 集成开发环境(IDE)是一套完整独立的软件程序它为设计者提供 了用于开发和测试项目的所有工具 程序的主要特点包括 项目界面 全功能窗口字体可配置的编辑器 调试器具有设置断
Cygnal 集成开发环境(IDE)是一套完整独立的软件程序它为设计者提供
了用于开发和测试项目的所有工具
程序的主要特点包括
项目界面
全功能窗口字体可配置的编辑器
调试器具有设置断点观察点单步等功能
工具链接集成支持汇编器编译器和链接器
可定制的工具菜单用于集成其它编译器或开发工具
CYGNAL 配置向导可为指定的 ...
电子书籍 AVR的链接命令文件
AVR的链接命令文件,列出了ICC中的寄存器名称,不熟悉寄存器的可以看一下
数据结构 这是数据结构中实现线性表的逆置算法
这是数据结构中实现线性表的逆置算法,用链表的方法进行逆置,C语言实现。