搜索结果
找到约 10,667 项符合
高速AD转换 的查询结果
按分类筛选
行业应用文档 超高速模数转换器AD9224及其应用
AD9224模数转换器的最高采样频率为40MHz数据精度为12位.内部采用闪烁式AD及多级流水线式结构,因而不失码,使用方便、准确度高.文章介绍了高速模数转换器AD9224的性能、结构及几种典型应用电
学术论文 应用FPGA的高速数据采集
随着计算机技术的突飞猛进以及移动通讯技术在日常生活中的不断深入,数据采集不断地向多路、高速、智能化的方向发展。本文针对此需求,实现了一种应用FPGA的多路、高速的数据采集系统,从而为测量仪器提供良好的采集数据。
本文设计了一种基于AD+FPGA+DSP的多路数据采集处理系统,针对此系统设计了基于AD9446的模数转 ...
教程资料 FPGA控制AD程序,ADC,DAC转换接口
FPGA控制AD程序,ADC,DAC转换接口.rar 有限状态机控制AD采样.rar
模拟电子 16位高速模数转换模块的设计及其动态性能测试
本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。
...
教程资料 基于FPGA的多路高速串并转换器设计
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
可编程逻辑 基于FPGA的多路高速串并转换器设计
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
嵌入式/单片机编程 AD芯片TLC2543的转换例程。
AD芯片TLC2543的转换例程。
串口编程 A/D转换-数据采集实验 * * A/D转换数据采集程序source file * * 运行步骤:1.在平台板的8位AD通道选择开关上 选定通道号 * * 2.程序运行后
A/D转换-数据采集实验 * * A/D转换数据采集程序source file * * 运行步骤:1.在平台板的8位AD通道选择开关上 选定通道号 * * 2.程序运行后,转动电位器,观测数据的变化
嵌入式Linux 2410开发板在ADS下的A/D转换测试程序。 运行步骤: 1 打开ad.mcp工程文件 2 运行 3 用一根导线连接ad 输入0通道
2410开发板在ADS下的A/D转换测试程序。
运行步骤:
1 打开ad.mcp工程文件
2 运行
3 用一根导线连接ad 输入0通道,观察屏幕输出数据的变化
文件说明:
ad_test.c:开发板初始化文件
ad.c :ad测试主文件