搜索结果
找到约 4,477 项符合
高速逻辑 的查询结果
按分类筛选
VHDL/FPGA/Verilog veriog实现的128位高速加法器
veriog实现的128位高速加法器,fpga实现
通讯编程文档 · 寄存器和处理器模式(26-bit 体系) · 寄存器和处理器模式(32-bit 体系) · 程序状态寄存器和操纵它的指令 · 寄存器装载和存储指令 · 算术和逻辑指令 · 移位操作 ·
· 寄存器和处理器模式(26-bit 体系)
· 寄存器和处理器模式(32-bit 体系)
· 程序状态寄存器和操纵它的指令
· 寄存器装载和存储指令
· 算术和逻辑指令
· 移位操作
· 乘法指令
· 比较指令
· 分支指令
· 条件执行
· 软件中断指令
· APCS (ARM 过程调用标准)
· 编写安全的 32-bit 代码的基本规则
· IEEE 浮点指令
...
Linux/Unix编程 逻辑表达式转化
逻辑表达式转化,把
其他 基于纯角度信息的采用逻辑规则和简单方法的航迹起始仿真程序
基于纯角度信息的采用逻辑规则和简单方法的航迹起始仿真程序
其他书籍 介绍逻辑锁定技术及其在具体软件环境下的应用。
介绍逻辑锁定技术及其在具体软件环境下的应用。
单片机开发 多通道高速数据采集源程序
多通道高速数据采集源程序,c语言编写,经过实际验证。
软件设计/软件工程 CSM100 是集成微处理器、 CAN-bus 控制 器、CAN-bus收发器、DC/DC 模块、高速光 电隔离于一体的嵌入式 CAN转 UART 芯片。 该产品可以很方便地嵌入到具有 UART
CSM100 是集成微处理器、 CAN-bus 控制
器、CAN-bus收发器、DC/DC 模块、高速光
电隔离于一体的嵌入式 CAN转 UART 芯片。
该产品可以很方便地嵌入到具有 UART
接口的设备中, 在不需改变原有硬件结构的
前提下使设备获得 CAN-bus 通讯接口, 实现
具有 UART 设备和 CAN-bus 网络之间的数据
通讯。其中 UART 通道支持多种波 ...
系统设计方案 介绍了一种基于新型FPGA的高速数字下变频的实现方法 它充分利用数字下变频的优化算法以及FPGA领域的新技术去除由于数据速率过高而造成的各种瓶颈,极大地减少了计算量 和FPGA片内资源的消耗.
介绍了一种基于新型FPGA的高速数字下变频的实现方法 它充分利用数字下变频的优化算法以及FPGA领域的新技术去除由于数据速率过高而造成的各种瓶颈,极大地减少了计算量
和FPGA片内资源的消耗.
软件设计/软件工程 基于TMS320F2812高速数据采集系统的设计与实现
基于TMS320F2812高速数据采集系统的设计与实现
文件格式 对数据元素间逻辑关系的描述称为数据的逻辑结构 数据必须在计算机内存储,数据的存储结构是数据结构的实现形式,是其在...数据结构分别为逻辑结构、存储结构(物理结构)和数据的运算。
对数据元素间逻辑关系的描述称为数据的逻辑结构 数据必须在计算机内存储,数据的存储结构是数据结构的实现形式,是其在...数据结构分别为逻辑结构、存储结构(物理结构)和数据的运算。