搜索结果

找到约 53,595 项符合 高速数字设计 的查询结果

模拟电子 数字钟实验电路的设计与仿真

基于Multisim 10 软件对数字钟电路进行设计和仿真。采用555定时器产生秒时钟信号,用时钟信号驱动计数电路进行计数,将计数结果进行译码,最终在LED数码管上以数字的形式显示时、分、秒时间。
https://www.eeworm.com/dl/571/20848.html
下载: 201
查看: 1061

模拟电子 数字电路设计中部分常见问题解析

借助一个双向计时器的设计电路,以举例的形式对数字电路设计中3个方面的常见问题进行了较为详尽地分析,并提出了一些见解,即针对控制设计方面在分析了其实质要求的基础上提出解决问题的关键是选取合适的输入控制信号和正确列出真值表或状态表,针对时序方面通过比较同步和异步的特点并指出可采用同步的“分频” ...
https://www.eeworm.com/dl/571/20877.html
下载: 189
查看: 1035

模拟电子 实验六 实用数字系统设计与实现

 实用数字系统设计与实现,数码管的设计
https://www.eeworm.com/dl/571/20879.html
下载: 89
查看: 1057

模拟电子 新型文字电话中数字滤波器的设计

文中介绍了应用在新型文字电话中的数字滤波器设计技术,这种电话使用了dsPIC33F系列微处理器。采用dsPIC单片机专用数字滤波器辅助设计软件包进行设计,把最佳CSD编码技术与Horner算法相结合对该滤波器进行优化。实验结果表明优化之后的滤波器大大缩短了滤波计算所需要的时间,更能满足系统实时通信的要求。 ...
https://www.eeworm.com/dl/571/20883.html
下载: 117
查看: 1047

模拟电子 数字电路医院呼叫系统的设计

数字电路课程设计
https://www.eeworm.com/dl/571/20957.html
下载: 193
查看: 1021

模拟电子 带有增益提高技术的高速CMOS运算放大器设计

设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结 ...
https://www.eeworm.com/dl/571/21020.html
下载: 85
查看: 1145

模拟电子 简易数字电压表的设计

简易数字电压表的设计
https://www.eeworm.com/dl/571/21115.html
下载: 160
查看: 1081

模拟电子 CMOS工艺多功能数字芯片的输出缓冲电路设计

为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 μm CMOS工艺的输出缓冲电路设计方案。本文完成了系统的电原理图设计和版图设计,整体电路采用Hspice和CSMC 2P2M 的0.6 μm CMOS工艺的工艺库(06mixddct02v24)仿真,基于CS ...
https://www.eeworm.com/dl/571/21132.html
下载: 35
查看: 1033

模拟电子 16位高速模数转换模块的设计及其动态性能测试

本文结合研究所科研项目需要,基于16 位高速ADC 芯片LTC2204,设计了一种满足课题要求的高速度高性能的16 位模数转换板卡方案。该方案中的输入电路和时钟电路采用差分结构,输出电路采用锁存器隔离结构,电源电路采用了较好的去耦措施,并且注重了板卡接地设计,使其具有抗噪声干扰能力强、动态性能好、易实现的特点。 ...
https://www.eeworm.com/dl/571/21133.html
下载: 54
查看: 1053

模拟电子 5 Gsps高速数据采集系统的设计与实现

以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数混合信号完整性设计、电磁兼容性设计和基于总线和接口标准(PCI Express)的数据传输和处理软件设计。在实现了系统硬件的基 ...
https://www.eeworm.com/dl/571/21287.html
下载: 163
查看: 1077