搜索结果
找到约 58,986 项符合
高速数字电路设计 的查询结果
按分类筛选
VHDL/FPGA/Verilog 在数字电路中
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号时非常重要的。
微处理器开发 有限状态机FSM思想广泛应用于硬件控制电路设计
有限状态机FSM思想广泛应用于硬件控制电路设计,也是软件上常用的一种处理方法(软件上称为FMM--有限消息机)。它把复杂的控制逻辑分解成有限个稳定状态,在每个状态上判断事件,变连续处理为离散数字处理,符合计算机的工作特点。同时,因为有限状态机具有有限个状态,所以可以在实际的工程上实现。但这并不意味着其只能进行 ...
VHDL/FPGA/Verilog 在数字电路中
在数字电路中,常需要对较高频率的时钟进行分频操作,得到较低频率的时钟信号。我们知道,在硬件电路设计中时钟信号是最重要的信号之一。 下面我们介绍分频器的 VHDL 描述,在源代码中完成对时钟信号 CLK 的 2 分频, 4 分频, 8 分频, 16 分频。 这也是最简单的分频电路,只需要一个计数器即可。 ...
单片机开发 基于MCS-51单片机的数字钟设计 [摘要] III [ABSTRACT] IV 引言 1 1绪论 2 1.1 集成电路 2 1.2 主要技术的背景 2 1.2.1 发展历史 2 1.
基于MCS-51单片机的数字钟设计
[摘要] III
[ABSTRACT] IV
引言 1
1绪论 2
1.1 集成电路 2
1.2 主要技术的背景 2
1.2.1 发展历史 2
1.2.2 现状 3
1.2.3 发展趋势 3
2器件简介 4
2.1 LED显示器 4
2.1.1 LED显示器的结构 4
2.1.2 LED的接线形式 5
2.2 AT89C52简介 5
2.2.1 AT89C52主要性能参数: 5
2.2.2 AT89C52单片机的功能 ...
文件格式 详细介绍了用VHDL语言开发的数字电路方法
详细介绍了用VHDL语言开发的数字电路方法,为电子产品的设计和开发缩短了时间,提高了系统的可靠性.
软件设计/软件工程 数字钟是一种用数字电路技术实现时、分、秒计时的装置
数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟 ...
其他书籍 数字系统设计基础教程 本书将数字系统作为一个整体的系统
数字系统设计基础教程
本书将数字系统作为一个整体的系统,并按层次结构对数字系统进行划分和论述。论题涉及了数字系统技术的各个方面,如:数制、编码、布尔代数、逻辑门、组合逻辑设计、时序电路、VHDL基本概念、VLSI设计基本概念、CMOS逻辑电路和硅芯片、存储器部件、计算机原理和计算机体系结构基础知识等等。本书将传 ...
VHDL/FPGA/Verilog 《数字系统设计与VerilogHDL》 阐述数字系统设计方法
《数字系统设计与VerilogHDL》
阐述数字系统设计方法,重点对用vhdl设计开发常用的数字电路和数字系统进行具体阐述,配合大量设计实例。
系统设计方案 高速的pcb设计注意的问题
高速的pcb设计注意的问题,在高频的电路设计中十分有用,注意到此可以减轻很多任务!
单片机开发 一个单片机80c51数字时钟设计
一个单片机80c51数字时钟设计,含电路原理图