搜索结果
找到约 58,986 项符合
高速数字电路设计 的查询结果
按分类筛选
教材/考试/认证 电子电路分析与设计-数字电路部分.rar
电子电路分析与设计-数字电路部分,电子电路分析与设计-数字电路部分
其他文档 高速电路设计实践.rar
高速电路设计实践,主要是相对硬件线路设计
学术论文 基于FPGA的高速FIR数字滤波器设计.rar
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...
学术论文 基于FPGA的高速FIR数字滤波器设计
本论文设计了一种基于FPGA的高速FIR数字滤波器,滤波器实现低通滤波,截止频率为1MHz,通带波纹小于1 dB,阻带最大衰减为-40 dB,输入输出数据为8位二进制,采样频率为10MHz。 论文首先简要介绍了数字滤波器的基本原理和线性FIR数字滤波器的性质、结构,根据滤波器的性能要求选择窗函数、确定系数,在算法上为了满足数字滤波器的要 ...
技术书籍 VHDL硬件描述语言与数字逻辑电路设计
·VHDL硬件描述语言与数字逻辑电路设计
技术书籍 高速数字设计(完整版)
高速数字设计及信号完整性分析是从事硬件设计必读之物。
技术书籍 《复杂数字电路与系统的VerilogHDL设计技术》
·《复杂数字电路与系统的VerilogHDL设计技术》
教程资料 在数字电路的设计中
在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达 ...
教程资料 利用Allegro进行差分信号(Differential Signal)在高速电路设计需要注意的问题
差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,差分线大多为电路中最关键的信号,差分线布线的好坏直接影响到PCB板子信号质量。