搜索结果
找到约 3,508 项符合
高速异步FIFO 的查询结果
Linux/Unix编程 操作系统常用页面置换算法模拟实验 FIFO,LRU
操作系统常用页面置换算法模拟实验
FIFO,LRU
VHDL/FPGA/Verilog Generic FIFO, writen in verilog hdl
Generic FIFO, writen in verilog hdl
其他 8051 串行接口是一个可编程的全双工串行通讯接口。它可用作异步通讯方式(UART)
8051 串行接口是一个可编程的全双工串行通讯接口。它可用作异步通讯方式(UART),与串行传送信息的外
部设备相连接,或用于通过标准异步通讯协议进行全双工的8051 多机系统也可以通过同步方式,使用TTL 或CMOS
移位寄存器来扩充I/O 口。 ...
其他 8051 串行接口是一个可编程的全双工串行通讯接口。它可用作异步通讯方式(UART)
8051 串行接口是一个可编程的全双工串行通讯接口。它可用作异步通讯方式(UART),与串行传送信息的外
部设备相连接,或用于通过标准异步通讯协议进行全双工的8051 多机系统也可以通过同步方式,使用TTL 或CMOS
移位寄存器来扩充I/O 口。 ...
系统设计方案 提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中
提出了欧氏算法和IDFT相结合的RS码流式解码方案,并在FPGA芯片上予以实现。计算机仿真和实测表明,该方案在GF(28)的符号速率可达50MHz以上,最大延时为640ns,满足了高速宽带无线接入网中抗干扰编译码的需求。
软件设计/软件工程 该文档是有关利用XINLIX的FPGA如何实现FIFO的生成及如何应用的文章。
该文档是有关利用XINLIX的FPGA如何实现FIFO的生成及如何应用的文章。
通讯编程文档 实现π/4-DQPSK调制的一种快速算法.针对rd4.DQPSK调制数字化实现的运算量大、高速调制难的问题
实现π/4-DQPSK调制的一种快速算法.针对rd4.DQPSK调制数字化实现的运算量大、高速调制难的问题,提出了一种适合于数字调制的
快速算法
操作系统开发 fifo 与 lru 算法的实现 fifo 与 lru 算法的实现
fifo 与 lru 算法的实现 fifo 与 lru 算法的实现
USB编程 FIFO的部分verilog代码
FIFO的部分verilog代码,其余部分我会陆续上传,
其他嵌入式/单片机内容 自己编译和注解的2812的SCI的FIFO收发程序
自己编译和注解的2812的SCI的FIFO收发程序,编译已经通过!