搜索结果
找到约 16,941 项符合
高速信号生成 的查询结果
allegro Allegro印制电路板设计610
Cadence Allegro印制电路板设计610,作为Allegro系统互连设计平台的一个600系列产品,是一个完整的、高性能印制电路板设计套件。通过顶尖的技术,它为创建和编辑复杂、多层、高速、高密度的印制电路板设计提供了一个交互式、约束驱动的设计环境。它允许用户在设计过程的任意阶段定义、管理和验证关键的高速信号,并能抓住今 ...
模拟电子 锁相环(PLL)基本原理
锁相环是一种反馈系统,其中电压控制振荡器(VCO)和相位比较器相互连接,使得振荡器可以相对于参考信号维持恒定的相位角度。锁相环可用来从固定的低频信号生成稳定的输出高频信号等。
PCB相关 Pads Router布线技巧分享
 
当设计高速信号PCB或者复杂的PCB时,常常需要考虑信号的干扰和抗干扰的问题,也就是设计这样的PCB时,需要提高PCB的电磁兼容性。为了实现这个目的,除了在原理图设计时增加抗干扰的元件外,在设计PCB时也必须考虑这个问题,而最重要的实现手段之一就是使用高速信号布线的基本技巧和原则。
高速信号布 ...
PCB相关 CADENCE PCB设计:布局与布线
复杂的物理和电气规则, 高密度的元器件布局, 以及更高的高速技术要求, 这一切都增加了当今PCB设计的复杂性。 不管是在设计过程的哪一个阶段, 设计师都需要能够轻松地定义,管理和确认简单的物理/间距规则, 以及至关重要的高速信号;同时, 他们还要确保最终的PCB满足传统制造以及测试规格所能达到的性能
目标。 ...
PCB相关 HyperLynx仿真软件在主板设计中的应用
信号完整性问题是高速PCB 设计者必需面对的问题。阻抗匹配、合理端接、正确拓扑结构解决信号完整性问题的关键。传输线上信号的传输速度是有限的,信号线的布线长度产生的信号传输延时会对信号的时序关系产生影响,所以PCB 上的高速信号的长度以及延时要仔细计算和分析。运用信号完整性分析工具进行布线前后的仿真对于保证信 ...
单片机编程 用stm32做这个项目的资料辨识源码
测试系统具有软硬件相结合的矢量信号生成与分析功能,大大简化了基于MIMO设备的设计与生产测试。用stm32做这个项目的资料辨识源码。本文转载自www.thingkingtec.com,转载请注明出处。
教程资料 基于fpga的cic滤波器的设计
软件无线电中 基于FPGA的 CIC抽取滤波器的 设计 主要目的用于给高速信号进行减速处理
通信网络 基于RS485的数据通信协议的设计与实现
基于现场可编程门阵列(FPGA),设计了采用RS485标准的数据通信协议。其中,高速信号接收,采用同步485通信协议,高速接口包括时钟和数据两个信号,时钟速率3.6864 MHz,利用同步时钟上升沿检测数据。低速信号接收采用异步485通信协议,波特率115.2 kbps,每字节1个起始位,8个数据位,1个截止位。针对高速数据接收时的情况 ...
通信网络 力科PCIE 3.0系列文章之三——PCIE 3.0的接收机物理层测试方案
随着信号速率的不断提升,只对高速信号的发送端物理层测试已经不能够完全反应系统的特性,因此接收机测试也已成为了高速信号的必测项目,尤其是对于信号速率高于5Gbps以上,规范均会规定要求产品必须通过接收机一致性测试。接收端测试的基本原理是测试仪器(通常使用误码分析仪或者信号源和能分析误码的专用协议分析仪来完 ...
嵌入式综合 TMS-S231-512G
致力于提供高速信号处理解决方案的北京拓目科技有限公司(Beijing Topmoo Tech Co. Ltd)在2011年推出基于FLASH阵列存储的高端固态存储产品TMS-F231-160G之后,近日宣布推出其入门级固态存储产品TMS-S231-512G。 在容量选择上,TMS-F231-160G可以通过更换PIN2PIN的FLASH芯片而达到扩容目的,但是SLC FLASH成本高居不下,在目 ...