搜索结果

找到约 6,010 项符合 高速传输 的查询结果

模拟电子 时钟分相技术应用

摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...
https://www.eeworm.com/dl/571/21436.html
下载: 29
查看: 1050

模拟电子 高速数字系统设计下载pdf

高速数字系统设计下载pdf:High-Speed Digital SystemDesign—A Handbook ofInterconnect Theory and DesignPracticesStephen H. HallGarrett W. HallJames A. McCallA Wiley-Interscience Publication JOHN WILEY & SONS, INC.New York • Chichester • Weinheim • Brisbane • Singapore • To ...
https://www.eeworm.com/dl/571/21448.html
下载: 196
查看: 1083

模拟电子 运行典型高速ADC评估板设置

运行典型高速ADC评估板设置
https://www.eeworm.com/dl/571/21504.html
下载: 48
查看: 1084

模拟电子 高速ADC模拟输入接口考虑

采用高输入频率、高速模数转换器(ADC)的系统设计是一项具挑战性的任务。ADC输入接口设计有6个主要条件:输入阻抗、输入驱动、带宽、通带平坦度、噪声和失真。
https://www.eeworm.com/dl/571/21511.html
下载: 75
查看: 1014

模拟电子 高速数据转换器评估平台(HSDCEP)用户指南评估

高速数据转换器评估平台(HSDCEP)是基于PC的平台,提供评估Maxim RF数/模转换器(RF-DAC,支持更新速率≥ 1.5Gsps)和Maxim数字上变频器(DUC)的齐全工具。HSDCEP可以在每对数据引脚产生速率高达1.25Gbps的测试码型,支持多达4条并行16位LVDS总线。通过USB 2.0端口将最长64兆字(Mw)、每字16位宽的数据码型装载至HSDCEP存储 ...
https://www.eeworm.com/dl/571/21514.html
下载: 105
查看: 1064

PCB相关 PADS-2007高速电路板设计

PADS-2007高速电路板设计 
https://www.eeworm.com/dl/501/21554.html
下载: 55
查看: 1116

PCB相关 高速PCB设计指南之三

高速高频PCB走线精品设计指南 八套连发
https://www.eeworm.com/dl/501/21563.html
下载: 143
查看: 1032

PCB相关 高速PCB设计指南之二

高速高频PCB走线精品设计指南 八套连发
https://www.eeworm.com/dl/501/21565.html
下载: 109
查看: 1036

PCB相关 高速PCB设计指南之一

高速高频PCB走线精品设计指南 八套连发
https://www.eeworm.com/dl/501/21567.html
下载: 142
查看: 1023

PCB相关 高速PCB设计指南之八

高速高频PCB走线精品设计指南 八套连发
https://www.eeworm.com/dl/501/21568.html
下载: 185
查看: 1030