搜索结果

找到约 16,235 项符合 高速串行 的查询结果

无线通信 基于SOPC技术的异步串行通信IP核的设计

介绍了SoPC(System on a Programmable Chip)系统的概念和特点,给出了基于PLB总线的异步串行通信(UART)IP核的硬件设计和实现。通过将设计好的UART IP核集成到SoPC系统中加以验证,证明了所设计的UART IP核可以正常工作。该设计方案为其他基于SoPC系统IP核的开发提供了一定的参考。 ...
https://www.eeworm.com/dl/510/36358.html
下载: 183
查看: 1061

C/C++语言编程 AVR_单片机_串口通信_串行通讯_详细例程介绍

AVR_单片机_串口通信_串行通讯_详细例程介绍
https://www.eeworm.com/dl/503/37015.html
下载: 103
查看: 1084

C/C++语言编程 并行数据转换为串行数据

并行数据转换为串行数据
https://www.eeworm.com/dl/503/37236.html
下载: 161
查看: 1146

可编程逻辑 基于FPGA的34位串行编码信号设计与实现

    为实现某专用接口装置的接口功能检测,文中详细地介绍了一种34位串行码的编码方式,并基于FPGA芯片设计了该类型编码的接收、发送电路。重点分析了电路各模块的设计思路。电路采用SOPC模块作为中心控制器,设计简洁、可靠。试验表明:该设计系统运行正常、稳定。 ...
https://www.eeworm.com/dl/kbcluoji/39843.html
下载: 96
查看: 1042

可编程逻辑 二线制串行EEPROM应用

本文介绍了AT24C01系列二线制串行EEPROM的使用方法及串行EEPROM与单片机的软件接口,简要说明其在电机控制中保存控制参数的应用
https://www.eeworm.com/dl/kbcluoji/40188.html
下载: 149
查看: 1032

可编程逻辑 基于FPGA的多路高速串并转换器设计

高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISE ...
https://www.eeworm.com/dl/kbcluoji/40377.html
下载: 111
查看: 1048

工控技术 AHCI串行ATA高级主控接口

AHCI串行ATA高级主控接口
https://www.eeworm.com/dl/569/41051.html
下载: 192
查看: 1170

接口技术 USB转串行口电路原理图及PCB文件PL2303

USB转串行口电路原理图及PCB文件PL2303 USB转串行口电路原理图及PCB文件PL2303 USB转串行口电路原理图及PCB文件PL2303
https://www.eeworm.com/dl/511/42327.html
下载: 146
查看: 1161

接口技术 25针及9针串行口各针意义

25针及9针串行口各针意义
https://www.eeworm.com/dl/511/42378.html
下载: 51
查看: 1132

接口技术 计算机存储接口的串行化技术

介绍了串行磁盘接口SATA,SAS的技术要点。串行接口由于数据传送方式额突破,传输频率可作极高的提升,信号的抗干扰能力强,可长距离传输
https://www.eeworm.com/dl/511/42421.html
下载: 113
查看: 1042