搜索结果
找到约 13,854 项符合
高海拔适应 的查询结果
教程资料 对Altera 28nm FPGA浮点DSP设计流程和性能的独立分析
电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP ...
教程资料 如何在STM32上得到高精度的ADC
如何在STM32上得到高精度的ADC
教程资料 WP245 - 使用Virtex-5系列FPGA获得更高系统性能
Virtex™-5 器件包括基于第二代高级硅片组合模块 (ASMBL™) 列架构的多平台 FPGA 系列。集成了为获得最佳性能、更高集成度和更低功耗设计的若干新型架构元件,Virtex-5 器件达到了比以往更高的系统性能水平。
教程资料 LMS自适应滤波器的FPGA实现
LMS自适应滤波器是一种广泛使用的数字信号处理算法,对其实现有多种方法.通过研究其特性的基础上,提出了在FPGA 中使用软处理的嵌入式实现方案,文中对实现方式的优缺点进行了分析,并给出了硬件实现中的有线字长效应进行了详细的分析.
...
教程资料 WP280 - 利用FPGA技术解决高端网络设备实现中的难题
本白皮书分析了业界对更高速率接口(尤其是100 GbE)的迫切需求、向平台添加 100 GbE 时系统架构师所面临的重大风险和问题,并评介几种实现方案,这些方案显示出 FPGA 在解决这些难题方面具有何等独特的地位。
教程资料 WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案
WP409利用Xilinx FPGA打造出高端比特精度和周期精度浮点DSP算法实现方案:
High-Level Implementation of Bit- and Cycle-Accurate Floating-Point DSP Algorithms with Xilinx FPGAs
教程资料 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
通信网络 毫米波低相噪捷变频高分辨率雷达频率源设计
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波 ...
通信网络 AR9331高功率CPE裸板
纳拓科技应用AR9331开发设计出一款高功率CPE,同时可以做高功率无线ap和网桥,在无线网络通信中有广泛应用
通信网络 链路自适应技术在LTE中的应用
参照3GPP LTE的E-UTRA物理层规范,提出了一种链路自适应方案。实时调整传输功率以补偿信道的衰落,建立SNR-BLER曲线,在给定满足一定业务的目标BLER的条件下,找到各个MCS的SNR切换门限值,从而实现链路自适应。仿真结果表明,在保证通信质量的前提下,自适应方案比固定MCS有着明显的频谱效率增益,使无线资源得到优化配置 ...