搜索结果
找到约 5,855 项符合
验证流程 的查询结果
按分类筛选
- 全部分类
- 学术论文 (92)
- 技术资料 (21)
- 教程资料 (6)
- 可编程逻辑 (6)
- 通信网络 (4)
- 单片机编程 (3)
- 电源技术 (2)
- 嵌入式综合 (2)
- VHDL/FPGA/Verilog (2)
- 单片机开发 (2)
- 测试测量 (1)
- 技术书籍 (1)
- DSP编程 (1)
- 无线通信 (1)
- 开发工具 (1)
- EDA相关 (1)
- 教育系统应用 (1)
- 文章/文档 (1)
- 数学计算 (1)
- 通讯编程文档 (1)
- 人工智能/神经网络 (1)
- Delphi/CppBuilder (1)
- matlab例程 (1)
- 其他 (1)
- 嵌入式/单片机编程 (1)
- 其他书籍 (1)
- Java书籍 (1)
- FPGA (1)
- 行业应用文档 (1)
- VIP专区 (1)
- 精品软件 (1)
学术论文 基于ARM的PCI北桥设计与验证
PCI(Peripheral Component Interconnect)总线以其高性能、低成本、开放性、独立于处理器、软件透明等众多优点成为当今最流行的计算机局部总线。在嵌入式系统领域中,许多IP都是基于PCI总线设计的。本文阐述一种以ARM9作为CPU的嵌入式系统的PCI北桥设计与验证。 首先介绍基于ARM的嵌入式系统结构,并深入研究PCI2.2总线行为 ...
学术论文 百万门级专用集成电路的FPGA验证
随着设计规模的不断增加,芯片的平均设计门数已经超越百万级,验证已经成为设计流程中的主要瓶颈。目前,基于FPGA的硬件验证凭借其速度快、易修改的特性越来越受到验证工程师的青睐。 本文正是基于FPGA验证的思想,以一款光同步传输网(SDH)芯片的验证为例,展开了全面的论述。通过对验证理论以及FPGA性能特点的研究与分析, ...
学术论文 系统芯片SoC原型验证技术
随着系统芯片(SoC)设计复杂度不断增加,使得缩短面市时间的压力越来越大。虽然IP核复用大大减少了SoC的设计时间,但是SoC的验证仍然非常复杂耗时。SoC和ASIC的最大不同之处在于它的规模和复杂的系统性,除了大量硬件模块之外,SoC还需要大量的同件和软件,如操作系统,驱动程序以及应用程序等。面对SoC数目众多的硬件模块, ...
技术资料 system verilog与功能验证 钟文枫 编,高清文字版
本书重点介绍硬件设计描述和验证语言 system verilog的基本语法及其在功能验证上的应
用;书中以功能验证为主线,讲述基本的验证流程、高级验证技术和验证方法学,以 system verilog为基础结合石头、剪刀、布的应用实例,重点阐述了如何采用 system verilog实现
随机激励生成、功能覆盖率驱动验证、断言验证等多种高级验证 ...
学术论文 基于FPGA的无线传感器网络MAC层控制器的设计与实现.rar
无线传感器网络(Wireless Sensor Networks,WSN)是由大量传感器节点组成,这些节点部署在监测区域内通过无线通信方式,形成的一个多跳自组织的网络。整个网络的作用是协作地感知、采集和处理网络覆盖区域中监测对象的信息,并发送给观察者,可广泛应用于环境监测、医疗护理、军事、商业等多个领域。 媒体访问控制(Medium ...
学术论文 视频采集与传输FPGA实现技术的研究
FPGA 技术是图像处理领域的一个重要的研究课题,近年来倍受人们的关注。本文研究了视频信号的采集、显示以及通过网络进行传输的方法。并提出了一套基于FPGA 的实现方案。 系统可以分为采集控制模块、显示控制模块和网络传输控制模块3 部分。视频信号的采集用到了视频处理芯片SAA7113,通过FPGA 对其初始化,可以得到经过A/D ...
嵌入式/单片机编程 RC500的全部操作,读卡
RC500的全部操作,读卡,写卡,存储,以及验证流程等
技术资料 SystemVerilog语言简介,基本语法都有了
SystemVerilog 语言简介SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE 1364-2001Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、接口、断言等等,这些都使得SystemVeri1og在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Acce11era开发,它 ...
数学计算 双曲线回归方程 HyperbolaRegress.cs 注意!该模型要求a与b的值要大于0!使用该模型时应注意验证这个限制条件。我在实现模型时未加入任何出错流程控制。X不能为0。 方程模型为
双曲线回归方程 HyperbolaRegress.cs
注意!该模型要求a与b的值要大于0!使用该模型时应注意验证这个限制条件。我在实现模型时未加入任何出错流程控制。X不能为0。
方程模型为
public override double[] buildFormula()
得到系数数组,存放顺序与模型系数相反,即该数组中系数的值依次是b,a。
public override double for ...
VHDL/FPGA/Verilog 华为FPGA设计流程指南:本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程
华为FPGA设计流程指南:本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是:在于规范整个设计流程,实现开发的合理性、一致性、高效性。形成风格良好和完整的文档。实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。便于新员工快速掌握本部门FPGA的设计流程。 ...