搜索结果
找到约 48,030 项符合
频率计设计 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (56)
- 单片机开发 (39)
- 技术资料 (34)
- VIP专区 (23)
- 单片机编程 (19)
- 系统设计方案 (12)
- 学术论文 (9)
- 教程资料 (8)
- 汇编语言 (8)
- 其他 (7)
- 嵌入式/单片机编程 (7)
- 教程资料 (6)
- 其他书籍 (5)
- 文章/文档 (5)
- 可编程逻辑 (4)
- 微处理器开发 (3)
- 电子技术 (3)
- 技术书籍 (2)
- 其他嵌入式/单片机内容 (2)
- 电子书籍 (2)
- 应用设计 (2)
- 源码 (2)
- 单片机 (1)
- 实用电子技术 (1)
- VHDL/Verilog/EDA源码 (1)
- 汇编编程 (1)
- 设计相关 (1)
- 教程资料 (1)
- 测试测量 (1)
- DSP编程 (1)
- 文件格式 (1)
- 书籍源码 (1)
- 串口编程 (1)
- 数值算法/人工智能 (1)
- 教育系统应用 (1)
- 电子书籍 (1)
- 软件设计/软件工程 (1)
- 无线通信 (1)
- 手册 (1)
- 经验 (1)
教程资料 FPGA实现的直接数字频率合成器
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。
教程资料 基于FPGA 的出租车计价器系统设计
摘要: 本文介绍了基于FPGA 的出租车计价器系统的功能、设计思想和实现, 该设计采用模块化自上而下的层次化设计,顶\r\n层设计有5 个模块,各模块中子模块采用VHDL 或图形法设计。在Max+plusⅡ下实现编译、仿真等,最后成功下载到FPGA 芯\r\n片中。完成了可预置自动计费、自动计程、计时、空车显示等多功能计价器。由于FPGA 具 ...
教程资料 数字频率合成 (DDS) 技术的基本原理
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA; ...
教程资料 在数字电路的设计中
在数字电路的设计中,时序设计是一个系统性能的主要标志,在高层次设计方法中,对时序控制的抽象度也相应提高,因此在设计中较难把握,但在理解RTL电路时序模型的基础上,采用合理的设计方法在设计复杂数字系统是行之有效的,通过许多设计实例证明采用这种方式可以使电路的后仿真通过率大大提高,并且系统的工作频率可以达 ...
教程资料 分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点
分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点,\\r\\n然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模\\r\\n型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim\\r\\n中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK ...
教程资料 基于CPLD的扰码与解扰码器的设计
基于CPLD的扰码与解扰码器的设计,扰码用M序列实现,m序列级数和频率可选
教程资料 高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 k ...
教程资料 dds设计,生成多种波形,Verilog语言
dds设计,花了一个星期做的,verilog写的,可生成多种波形,频率范围可上M,性能不错。
教程资料 FPGA和PC机之间串行通信对输出正弦波频率的控制
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到2 ...
教程资料 是PROTEL计设的说明文档
是PROTEL计设的说明文档,说明如何提高计效率,提高设计质量,减少设计中的环节