搜索结果
找到约 48,030 项符合
频率计设计 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (56)
- 单片机开发 (39)
- 技术资料 (34)
- VIP专区 (23)
- 单片机编程 (19)
- 系统设计方案 (12)
- 学术论文 (9)
- 教程资料 (8)
- 汇编语言 (8)
- 其他 (7)
- 嵌入式/单片机编程 (7)
- 教程资料 (6)
- 其他书籍 (5)
- 文章/文档 (5)
- 可编程逻辑 (4)
- 微处理器开发 (3)
- 电子技术 (3)
- 技术书籍 (2)
- 其他嵌入式/单片机内容 (2)
- 电子书籍 (2)
- 应用设计 (2)
- 源码 (2)
- 单片机 (1)
- 实用电子技术 (1)
- VHDL/Verilog/EDA源码 (1)
- 汇编编程 (1)
- 设计相关 (1)
- 教程资料 (1)
- 测试测量 (1)
- DSP编程 (1)
- 文件格式 (1)
- 书籍源码 (1)
- 串口编程 (1)
- 数值算法/人工智能 (1)
- 教育系统应用 (1)
- 电子书籍 (1)
- 软件设计/软件工程 (1)
- 无线通信 (1)
- 手册 (1)
- 经验 (1)
其他 用LPM_ROM设计存放一个周期的256×8大小的rom,构建简易频率可控的正弦波发生器。
用LPM_ROM设计存放一个周期的256×8大小的rom,构建简易频率可控的正弦波发生器。
数学计算 针对兆瓦级风电并网逆变器主电路研制中存在的并联扩容、开关频率较低和LCL滤波器难以优化设计等问题
针对兆瓦级风电并网逆变器主电路研制中存在的并联扩容、开关频率较低和LCL滤波器难以优化设计等问题,提出了采用交流侧串接电感再进行并联的均流方案,采用载波移相技术提高变流器的等效开关频率,提出了LCL滤波器的设计原则,并给出了上述设计的理论依据和实现方法。通过对2兆瓦风电变流器主电路的仿真验证了上述技术方案 ...
VHDL/FPGA/Verilog 完整的等精度频率相位计
完整的等精度频率相位计,包含了项目文件、VHDL源代码、RTL电路图
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定
PLL是数字锁相环设计源程序,
其中, Fi是输入频率(接收数据),
Fo(Q5)是本地输出频率.
目的是从输入数据中提取时钟信号(Q5),
其频率与数据速率一致,
时钟上升沿锁定在数据的上升和下降沿上;
顶层文件是PLL.GDF
文件格式 了解微波滤波电路的原理及设计方法。 􀂄 学习使用ADS软件进行微波电路的设 计
了解微波滤波电路的原理及设计方法。
􀂄 学习使用ADS软件进行微波电路的设
计,优化,仿真。
􀂄 掌握微带滤波器的制作及调试方法
单片机开发 Keil ,LPC932系列环境下开发的频率测量单片机程序,用定时器来计脉冲数从而得出频率.
Keil ,LPC932系列环境下开发的频率测量单片机程序,用定时器来计脉冲数从而得出频率.
其他 在基于频率特性的控制器参数自整定算法的研究中使用和撇混合编程进 行仿真实验, 利用两种语言的优势互补, 在实验速度与实时性方面有了很大提高。给出了实现设计的具体过 程, 使该算法从实验室仿真层次上
在基于频率特性的控制器参数自整定算法的研究中使用和撇混合编程进
行仿真实验, 利用两种语言的优势互补, 在实验速度与实时性方面有了很大提高。给出了实现设计的具体过
程, 使该算法从实验室仿真层次上向现场实际应用跨出了重要一步。 ...
系统设计方案 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构
本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生 ...
matlab例程 在MATLAB环境下设计一个加速度计动态校准的数据处理软件附有程序源代码,压缩包中有软件使用说明
在MATLAB环境下设计一个加速度计动态校准的数据处理软件附有程序源代码,压缩包中有软件使用说明
通讯/手机编程 比较先进的直接数字频率合成器的设计。可用于频率的合成。
比较先进的直接数字频率合成器的设计。可用于频率的合成。