搜索结果
找到约 4,675 项符合
频率计数器 的查询结果
按分类筛选
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
单片机开发 下面就用AT89S51单片机产生一首“生日快乐”歌曲来说明单片机如何产生的。 在这个程序中用到了两个定时/计数器来完成的。其中T0用来产生音符频率
下面就用AT89S51单片机产生一首“生日快乐”歌曲来说明单片机如何产生的。
在这个程序中用到了两个定时/计数器来完成的。其中T0用来产生音符频率,T1用来产生音拍。
汇编语言 按照音符来设定频率和8253定时/计数器的延时时间。8253的CLK0接1MHz时钟
按照音符来设定频率和8253定时/计数器的延时时间。8253的CLK0接1MHz时钟,GATE0接+5V,OUT0接8255的PA0,J1接喇叭,编程使计算机的数字键1、2、3、4、5、6、7作为电子琴按键,按下即发出相应的音阶。
要求:
(1)层以8255接八个开关K1~K8,做电子琴按键输入。
(2) 以8253控制扬声器,拨动不同的开关,发出相应的音阶。 ...
VHDL/FPGA/Verilog ——9999计数器模块 四输出 设计要求频率计为四段显示
——9999计数器模块 四输出
设计要求频率计为四段显示,故计数器采用0~~9999计数,可以很好的利用数码管,以及增加频率计的精确度。模块内包含俩个进程,一为计数进程,二为时基信号控制计数模块数据输出进程。
单片机开发 低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体
低频频率计
实例目的:学习定时器、计数器、中断应用
说明:选用24MHz的晶体,主频可达2MHz。用T1产生100us的时标,T0作信号脉冲计数器。假设晶体频率没有误差,而且稳定不变(实际上可达万分之一);被测信号是周期性矩形波(正负脉冲宽度都不能小于0.5us),频率小于1MHz,大于1Hz。要求测量时标1S,测量精度为0.1%。 ...
单片机开发 keil c程序,用于AT89S52单片机.使用了T2计数器,有频率计的功能
keil c程序,用于AT89S52单片机.使用了T2计数器,有频率计的功能
汇编语言 音乐程序,打开计数器2,打开与门,对计数器2 写入适当的计数值,发出指定频率的声音
音乐程序,打开计数器2,打开与门,对计数器2 写入适当的计数值,发出指定频率的声音
其他嵌入式/单片机内容 Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟
Holtek单片机源码:此应用示范了使用HT48C10单片机的 16 位定时计数器产生内部中断以实现计时功能。这个应用依靠系统时钟频率作为计时的基准。此处所示的应用使用了 400KHz的系统时钟,通过内部除四分频产生 100KHz 的定时/计数器时钟。对于一个 16 位的计数器最大计数值为 65536,这将每隔 0.65536 秒产生一个内部中断。但 ...
VHDL/FPGA/Verilog 计数器、频率计、优先编码器、数码管扫描电路、数据选择器
计数器、频率计、优先编码器、数码管扫描电路、数据选择器
单片机编程 基于单片机AT89S52控制的数字频率计的设计
提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入单片机,然后由单片机控制内部计数器分别对待测信号和标准信号同时计数,再经运算处理得到测量结果,可自动量程转换,并由1602ALED显示器实时显示。该设计与传统测频系统相比,具有体积小、成本低、低功耗、精度高等优点 ...