搜索结果
找到约 4,675 项符合
频率计数器 的查询结果
按分类筛选
教程资料 基于FPGA数字频率计的实现
基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。
教程资料 基FPGA Cyclone II_EP2C5 EP2C8的频率计
基FPGA Cyclone II_EP2C5 EP2C8的频率计
教程资料 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序
教程资料 FPGA实现的直接数字频率合成器
FPGA实现的直接数字频率合成器,本文基于DDS的基本原理,利用Altera公司的FPGA芯片FLEX10系列器件完成了一个DDS系统的设计。
教程资料 FPGA设计频率计全套资料
FPGA设计频率计全套资料,我希望对大家啊好似有用的
教程资料 单片机控制FPGA的程序,包括AD转换,频率输出,测试程序
单片机控制FPGA的程序,包括AD转换,频率输出,测试程序
教程资料 MAXPLUS_环境下的频率计设计及其完善
MAXPLUS_环境下的频率计设计及其完善
教程资料 数字频率合成 (DDS) 技术的基本原理
摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。\r\n关键词:直接数字频率合成;现场可编程门阵列;FPGA; ...
教程资料 等精度频率测量原理
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本 ...
教程资料 keil和Proteus设计的C51频率计代码
一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享!