搜索结果
找到约 25,636 项符合
频率源 的查询结果
按分类筛选
- 全部分类
- 技术资料 (97)
- VIP专区 (45)
- 学术论文 (40)
- 单片机编程 (28)
- 单片机开发 (22)
- 模拟电子 (15)
- 其他 (14)
- VHDL/FPGA/Verilog (12)
- matlab例程 (9)
- 电源技术 (8)
- 无线通信 (7)
- 可编程逻辑 (6)
- 其他 (6)
- 系统设计方案 (6)
- 教程资料 (5)
- 嵌入式/单片机编程 (5)
- 书籍源码 (4)
- 通信网络 (3)
- DSP编程 (3)
- 数学计算 (3)
- 技术书籍 (2)
- 行业应用文档 (2)
- 技术教程 (2)
- PCB相关 (2)
- 传感与控制 (2)
- 压缩解压 (2)
- 通讯/手机编程 (2)
- 软件设计/软件工程 (2)
- 文章/文档 (2)
- 其他嵌入式/单片机内容 (2)
- 其他书籍 (2)
- 电子元器件应用 (2)
- 软件 (2)
- 手册 (2)
- 源码 (2)
- 测试技术 (1)
- 汇编编程 (1)
- 单片机相关 (1)
- 多媒体处理 (1)
- 嵌入式综合 (1)
- ARM (1)
- 开发工具 (1)
- 测试测量 (1)
- 设计相关 (1)
- 电子书籍 (1)
- 微处理器开发 (1)
- 串口编程 (1)
- 驱动编程 (1)
- 汇编语言 (1)
- 3G开发 (1)
- 电子书籍 (1)
- 书籍 (1)
- 笔记 (1)
- 经验 (1)
可编程逻辑 FPGA+DDS实现数控信号源的设计
该信号源可输出正弦波、方波和三角波,输出信号的频率以数控方式调节,幅度连续可调。与传统信号源相比,该信号源具有波形质量好、精度高、设计方案简洁、易于实现、便于扩展与维护的特点。
VHDL/FPGA/Verilog PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF ...
DSP编程 基于5402的虚拟仪器源码
基于5402的虚拟仪器源码,可测量20K以内的
频率,直流偏置,峰峰植。
其他 W78E51B 规格书 W78E51B 是宽频率范围、低功耗的8 位微控制器。它的指令集同标准8051 指令集完全兼容。W78E51B 包含4K 字节的Flash EPROM;128 字节的RAM
W78E51B 规格书
W78E51B 是宽频率范围、低功耗的8 位微控制器。它的指令集同标准8051 指令集完全兼容。W78E51B
包含4K 字节的Flash EPROM;128 字节的RAM;4 个8 位双向、可位寻址的I/O 口;一个附加的4 位
I/O 口P4;2 个16 位定时/计数器;一个硬件Watchdog 定时器及一个串行口。这些外围设备都由有7
个中断源和2 级中断 ...
数学计算 很强的有限元分析软件ansys55的源码
很强的有限元分析软件ansys55的源码,用于计算规则长方体空腔的固有频率和模态
数学计算 ansys55的批处理源码
ansys55的批处理源码,用于分析弹性板壳振动时的固有频率和空间模态
软件设计/软件工程 此源码是用DSP实现QPSK调制
此源码是用DSP实现QPSK调制,在CCS软件上实现.采样速率为14400样点/s,载波频率为1800Hz,带宽为300~3300Hz,符号速率为2400符号/s,滚降系数为0.35.
单片机开发 是一个基于80C51的频率计
是一个基于80C51的频率计,包括源码和电路图,和仿真电路文件。用ISIS打开
单片机开发 摘要:提出了一种基于单片机与AD9852的信号源的实现
摘要:提出了一种基于单片机与AD9852的信号源的实现,重点介绍了单片机与AD9852硬件接口电路、AD9852串行工作流程以及宽带滤波器设计的关键技术。
关键词:AD9852;信号发生器;频率合成
其他嵌入式/单片机内容 优龙FS2410板的脉宽调制源码
优龙FS2410板的脉宽调制源码,可以改变输出脉冲的频率,开发平台为ADS1.2。