搜索结果
找到约 4,014 项符合
频率校准 的查询结果
其他 构造一组输入为白噪声加三个频率非常接近的正弦波
构造一组输入为白噪声加三个频率非常接近的正弦波,其信噪比为10dB,观测长度为256。试分别用普通AR谱估计和采用功率噪声抵消算法的AR谱估计估计这组信号的频率,并比较结果。
系统设计方案 这是一个基于FPGA的频率计和相位计的设计方案
这是一个基于FPGA的频率计和相位计的设计方案
matlab例程 声卡采集的程序,可设置采样频率,位长,采样时间等参数.可采样8k-44.1kHz的信号,进行频谱分析.
声卡采集的程序,可设置采样频率,位长,采样时间等参数.可采样8k-44.1kHz的信号,进行频谱分析.
单片机开发 测试频率 基于C8051F330单片机的频率测试 频率测试精度:0.1Hz
测试频率
基于C8051F330单片机的频率测试
频率测试精度:0.1Hz
VHDL/FPGA/Verilog 直接数字式频率合成器(DDS)设计实验(电子设计竞赛赛题) 其它详细资料说明请参考 http://www.kx-soc.com
直接数字式频率合成器(DDS)设计实验(电子设计竞赛赛题) 其它详细资料说明请参考
http://www.kx-soc.com
VHDL/FPGA/Verilog 显示频率测量
显示频率测量,外接24MHz晶振,显示数据为三位,分四个档来测量
软件设计/软件工程 基于CD4046构成的PLL及应用 CD4046构成的PLL在通信、频率处理、自动控制等技术领域中应用较为广泛
基于CD4046构成的PLL及应用
CD4046构成的PLL在通信、频率处理、自动控制等技术领域中应用较为广泛,正确理解CD4046对掌握电路基本组成、原理及应用。对处理实际工程问题有很大帮助
软件设计/软件工程 基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高
基于MC145159的PLL频率合成器设计与实现
介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7. ...
VHDL/FPGA/Verilog xilinx提供的频率发生器的VHDL源码
xilinx提供的频率发生器的VHDL源码,可以运行在spartan3的学习开发板上。
驱动编程 wince4.2 触摸屏校准界面源码
wince4.2 触摸屏校准界面源码,开发 wince的朋友可以修改和参考