搜索结果
找到约 4,090 项符合
频率效应 的查询结果
按分类筛选
DSP编程 实现pwm的频率和占空比可调
实现pwm的频率和占空比可调,是使用ATMEL89s52实现的,用数码管显示。
其他嵌入式/单片机内容 频率计,用arm7实现。 核心芯片为S3C44B0, 用以实现对外部信号的频率计数
频率计,用arm7实现。
核心芯片为S3C44B0, 用以实现对外部信号的频率计数
书籍源码 四位十进制频率计的源代码,详细,清楚地写出了设计语句
四位十进制频率计的源代码,详细,清楚地写出了设计语句
其他 用VHDL 语言描述频率计的设计
用VHDL 语言描述频率计的设计,其开发均在FPGA中
汇编语言 IIR型3阶切比雪夫1型高通滤波器的采样频率(Fs)为1200Hz,截至频率为200Hz
IIR型3阶切比雪夫1型高通滤波器的采样频率(Fs)为1200Hz,截至频率为200Hz
其他 构造一组输入为白噪声加三个频率非常接近的正弦波
构造一组输入为白噪声加三个频率非常接近的正弦波,其信噪比为10dB,观测长度为256。试分别用普通AR谱估计和采用功率噪声抵消算法的AR谱估计估计这组信号的频率,并比较结果。
系统设计方案 这是一个基于FPGA的频率计和相位计的设计方案
这是一个基于FPGA的频率计和相位计的设计方案
matlab例程 声卡采集的程序,可设置采样频率,位长,采样时间等参数.可采样8k-44.1kHz的信号,进行频谱分析.
声卡采集的程序,可设置采样频率,位长,采样时间等参数.可采样8k-44.1kHz的信号,进行频谱分析.
单片机开发 测试频率 基于C8051F330单片机的频率测试 频率测试精度:0.1Hz
测试频率
基于C8051F330单片机的频率测试
频率测试精度:0.1Hz
VHDL/FPGA/Verilog 直接数字式频率合成器(DDS)设计实验(电子设计竞赛赛题) 其它详细资料说明请参考 http://www.kx-soc.com
直接数字式频率合成器(DDS)设计实验(电子设计竞赛赛题) 其它详细资料说明请参考
http://www.kx-soc.com