搜索结果
找到约 24,142 项符合
频率控制 的查询结果
按分类筛选
- 全部分类
- 技术资料 (179)
- 学术论文 (153)
- 单片机开发 (95)
- 单片机编程 (93)
- VIP专区 (39)
- VHDL/FPGA/Verilog (37)
- 电源技术 (36)
- 模拟电子 (17)
- 汇编语言 (16)
- 其他 (14)
- 可编程逻辑 (13)
- 系统设计方案 (13)
- 文章/文档 (12)
- 其他嵌入式/单片机内容 (11)
- 教程资料 (10)
- 嵌入式/单片机编程 (9)
- 测试测量 (7)
- 微处理器开发 (6)
- 其他 (6)
- PCB相关 (5)
- 通信网络 (5)
- 工控技术 (5)
- DSP编程 (5)
- 软件设计/软件工程 (5)
- 电机控制 (4)
- 行业应用文档 (4)
- 教程资料 (4)
- 传感与控制 (4)
- 嵌入式综合 (4)
- matlab例程 (4)
- 书籍源码 (4)
- 设计相关 (3)
- 技术书籍 (3)
- 开发工具 (3)
- 电子元器件应用 (3)
- 通讯编程文档 (3)
- 文件格式 (3)
- 通讯/手机编程 (3)
- 电子书籍 (3)
- 串口编程 (3)
- 应用设计 (3)
- 资料/手册 (2)
- 其他行业 (2)
- RFID编程 (2)
- 中间件编程 (2)
- 电子技术 (2)
- 电子书籍 (2)
- 论文 (2)
- 笔记 (2)
- 源码 (2)
- 经验 (2)
- C/C++语言编程 (1)
- VHDL/Verilog/EDA源码 (1)
- 单片机相关 (1)
- 经验分享 (1)
- 无线通信 (1)
- 实用工具 (1)
- 多国语言处理 (1)
- USB编程 (1)
- *行业应用 (1)
- Delphi控件源码 (1)
- 编译器/解释器 (1)
- 邮电通讯系统 (1)
- VC书籍 (1)
- 企业管理 (1)
- 教育系统应用 (1)
- 3G开发 (1)
- 其他书籍 (1)
- Java书籍 (1)
- 数学计算 (1)
- 技术管理 (1)
- MTK (1)
- Jsp/Servlet (1)
- 仿真技术 (1)
- FPGA (1)
- 电路设计 (1)
- Datasheet (1)
- 手册 (1)
- 电路图 (1)
单片机开发 AV系统数字调谐PLL频率合成器的单片机控制 文章利用LC7218PLL频率合成器在AV领域的电调谐功能,提出了一个TV/FM/AM全景接收机设计方案,重点设计分析了LC7218与单片机之间的I/O
AV系统数字调谐PLL频率合成器的单片机控制
文章利用LC7218PLL频率合成器在AV领域的电调谐功能,提出了一个TV/FM/AM全景接收机设计方案,重点设计分析了LC7218与单片机之间的I/O数据结构,显示了它优良的性能。
单片机开发 用51单片机控制的8位显示频率计, 采用C语言编写,方便,易懂
用51单片机控制的8位显示频率计,
采用C语言编写,方便,易懂
单片机开发 单片机PWM控制产生不同频率的波形来控制蜂鸣器
单片机PWM控制产生不同频率的波形来控制蜂鸣器
单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮
以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的
频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结
果显示于液晶屏上 ...
单片机开发 能用单片机控制DDS芯片实现对输出信号频率/相位的调节
能用单片机控制DDS芯片实现对输出信号频率/相位的调节,并具有调频、点频、扫频等工作模式,并可以通过液晶显示
文章/文档 在空间分立点加时间周期信号控制时空混沌,以一维非线性漂移波方程为模型 ,讨论了其时空混沌运动的控制.研究表明 ,通过在空间分立点加上自然频率的时间周期信号 ,可以控制时空混沌运动.这种方法较之在连续空
在空间分立点加时间周期信号控制时空混沌,以一维非线性漂移波方程为模型 ,讨论了其时空混沌运动的控制.研究表明 ,通过在空间分立点加上自然频率的时间周期信号 ,可以控制时空混沌运动.这种方法较之在连续空间加周期信号的方法 ,在有些系统中 ,实验上更容易实现 ...
嵌入式/单片机编程 PIC单片机控制PLL频率合成器MC145170应用源码.
PIC单片机控制PLL频率合成器MC145170应用源码.
单片机开发 本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL
本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。
VHDL/FPGA/Verilog 用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
DSP编程 DSP原理及电机控制应用-基于TMS320LF240X电压频率转换源代码
DSP原理及电机控制应用-基于TMS320LF240X电压频率转换源代码