搜索结果

找到约 57,824 项符合 频分复用 的查询结果

VHDL/FPGA/Verilog 此程序是用硬件描述语言VHDL编写的分频程序

此程序是用硬件描述语言VHDL编写的分频程序,实现了不同的频率输入。
https://www.eeworm.com/dl/663/367024.html
下载: 171
查看: 1053

VHDL/FPGA/Verilog 有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Ver

有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Verilog模块中应用计数器; 3. 学习测试模块的编写、综合和不同层次的仿真。 练习四 阻塞赋值与非阻塞赋值的区别 实验目的: 1. 通过实验,掌握阻塞赋值与 ...
https://www.eeworm.com/dl/663/368561.html
下载: 181
查看: 1439

中间件编程 pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频

pll 的64倍频 锁相环技术用 实现倍频 从而达到对频率的分频
https://www.eeworm.com/dl/682/387095.html
下载: 20
查看: 1129

VHDL/FPGA/Verilog 利用计数器和分频器设计一个实时的时钟。一共需要1个模24计数器、2个模6计数器、2个模10计数器、一个生成1Hz的分频器和6个数码管解码器。最终用HEX5~HEX4显示小时(0~23)

利用计数器和分频器设计一个实时的时钟。一共需要1个模24计数器、2个模6计数器、2个模10计数器、一个生成1Hz的分频器和6个数码管解码器。最终用HEX5~HEX4显示小时(0~23),用HEX3~HEX2显示分钟(0~59),用HEX1~HEX0显示秒钟(0~59)。 ...
https://www.eeworm.com/dl/663/407077.html
下载: 69
查看: 2142

VHDL/FPGA/Verilog 用VHDL写的一个5/8分频器,希望对刚学习VHDL的朋友有帮助

用VHDL写的一个5/8分频器,希望对刚学习VHDL的朋友有帮助
https://www.eeworm.com/dl/663/410719.html
下载: 119
查看: 1127

单片机开发 本系统采用51单片机和一些用做分频器的数字芯片

本系统采用51单片机和一些用做分频器的数字芯片,用液晶显示频率值。可以精确到小数点后两位,响应时间短。
https://www.eeworm.com/dl/648/419906.html
下载: 137
查看: 1043

VHDL/FPGA/Verilog FPGA开发经常用到分频

FPGA开发经常用到分频,分频固然简单,但是本程序可以实现任意占空比任意分频,用verilog编写,非常好用。
https://www.eeworm.com/dl/663/431968.html
下载: 124
查看: 1069

书籍源码 用NEC编码方式写的红外发送程序,包括三个部分,分频,编码,编码输出

用NEC编码方式写的红外发送程序,包括三个部分,分频,编码,编码输出
https://www.eeworm.com/dl/532/439786.html
下载: 195
查看: 1056

VHDL/FPGA/Verilog 数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成 果的可修改性和可移植性都较差。基于VHDL 的数控分频器设计,整个过程简单、快捷,极易修改,可移植性

数控分频器的输出信号频率为输入数据的函数。用传统的方法设计,其设计过程和电路都比较复杂,且设计成 果的可修改性和可移植性都较差。基于VHDL 的数控分频器设计,整个过程简单、快捷,极易修改,可移植性强。他可利用 并行预置数的加法计数器和减法计数器实现。广泛应用于电子仪器、乐器等数字电子系统中。 ...
https://www.eeworm.com/dl/663/452428.html
下载: 146
查看: 1183

VHDL/FPGA/Verilog 分别用分频比交错法及累加器分频法完成非整数分频器设计。

分别用分频比交错法及累加器分频法完成非整数分频器设计。
https://www.eeworm.com/dl/663/459160.html
下载: 56
查看: 1031