搜索结果
找到约 7,018 项符合
顺序表 的查询结果
按分类筛选
- 全部分类
- 数据结构 (110)
- 其他 (32)
- 单片机编程 (9)
- 书籍源码 (8)
- 软件设计/软件工程 (6)
- C/C++语言编程 (4)
- 数学计算 (4)
- VC书籍 (4)
- 文件格式 (4)
- 汇编语言 (4)
- 单片机开发 (4)
- 源码 (4)
- 技术资料 (4)
- 文章/文档 (3)
- 数值算法/人工智能 (3)
- 其他书籍 (3)
- Java编程 (3)
- DSP编程 (2)
- 学术论文 (2)
- 人工智能/神经网络 (2)
- 压缩解压 (2)
- 嵌入式/单片机编程 (2)
- 笔记 (2)
- VIP专区 (2)
- 模拟电子 (1)
- 开发工具 (1)
- PCB相关 (1)
- USB编程 (1)
- matlab例程 (1)
- 磁盘编程 (1)
- 操作系统开发 (1)
- 其他行业 (1)
- Delphi控件源码 (1)
- 电子书籍 (1)
- 网络 (1)
- VHDL/FPGA/Verilog (1)
- SQL Server (1)
- JavaScript (1)
- Linux/uClinux/Unix编程 (1)
- 数据库系统 (1)
- 其他文档 (1)
- 其他 (1)
串口编程 自编的数字万用表串口程序,万用表型号为MAS344,价格只有200元左右.
自编的数字万用表串口程序,万用表型号为MAS344,价格只有200元左右.
其他 一个非常漂亮的世界杯赛程表和积分系统
一个非常漂亮的世界杯赛程表和积分系统,请大家享用!
数据结构 99乘法表的实现,采用ASM语言.语言简单易用好学!
99乘法表的实现,采用ASM语言.语言简单易用好学!
压缩解压 实现基本JPEG的压缩和编码 % 1. 首先通过DCT变换去除数据冗余; % 2. 使用量化表对DCT系数进行量化; % 3. 对量化后的系数进行Huffman编码。
实现基本JPEG的压缩和编码
% 1. 首先通过DCT变换去除数据冗余;
% 2. 使用量化表对DCT系数进行量化;
% 3. 对量化后的系数进行Huffman编码。
VHDL/FPGA/Verilog SRL16是Virtex器件中的一个移位寄存器查找表。它有4个输入用来选择输出序列的长度。使用XCV50-6器件实现
SRL16是Virtex器件中的一个移位寄存器查找表。它有4个输入用来选择输出序列的长度。使用XCV50-6器件实现,共占用5个Slice。用来生成gold码。
Oracle数据库 oracle相关知识,本地管理表空间,请大家多多关注
oracle相关知识,本地管理表空间,请大家多多关注
VC书籍 本程序用C++所编写.包含复数的运算.分数加减.99乘法表.矩阵转置和面积运算.
本程序用C++所编写.包含复数的运算.分数加减.99乘法表.矩阵转置和面积运算.
数据结构 哈希表设计 针对某个集体中人名设计一个哈希表
哈希表设计
针对某个集体中人名设计一个哈希表,使得平均查找长度不超过R,并完成相应的建表和查表程序。
通讯编程文档 模拟双向链表动画 模拟数据结构中提到的双向链表的建立过程
模拟双向链表动画
模拟数据结构中提到的双向链表的建立过程,其中包含了建立链表,删除节点等动画演示过程,不仅是了解双向链表结构的良好参考也是c语言图形编程的很好参照。
汇编语言 该程序首先访问中断向量表
该程序首先访问中断向量表,然后能自动建立一文件,将中断向量表的内容保存到文件中(文件名为INTHAND.TXT),并将中断向量表的各入口以十六进制的形式显示在屏幕上(如:01#___每行显示4个)。