搜索结果

找到约 1,078 项符合 雷达发射机 的查询结果

无线通信 基于FM的低压电力线门禁系统设计

介绍了一种基于FM的低压电力线门禁系统实现方法,在分析并建立FM数学模型的基础上,设计了FM调频发射机与FM调频接收机。该系统可以解决目前专线门禁系统和无线门禁系统的不足,进一步推进了门禁系统的实用性。实际应用结果证明,该门禁系统成本低、灵活、可靠。 ...
https://www.eeworm.com/dl/510/36548.html
下载: 116
查看: 1049

无线通信 影响无线通讯可靠性和距离的几个因素

影响无线通讯可靠性和距离的几个因素无线通信距离的主要性能指标有四个:一是发射机的射频输出功率;二是接收机的接收灵敏度;三是系统的抗干扰能力;四是发射/接收天线的类型及增益。而在这四个主要指标中,各国电磁兼容性标准(如北美的FCC、欧洲的EN 规范)均只限制发射功率,只要对接收灵敏度及系统的抗干扰能力两项指 ...
https://www.eeworm.com/dl/510/36560.html
下载: 67
查看: 1030

机械电子 AMTI对箔条杂波抑制作用的仿真

    机械动目标显示(AMTI)技术广泛应用于机械雷达系统,用于抑制和衰减地物等静止物体的背景回拨信号。文中根据AMTI的基本原理,提出利用AMTI抑制箔条慢动杂波的方法,并建立基于AMTI的机械雷达信号处理系统模型...... ...
https://www.eeworm.com/dl/572/36870.html
下载: 138
查看: 1040

开发工具 基于PSPICE的视频放大电路故障获取

介绍了一种新的逆向思维故障诊断方法。将此方法应用于某型雷达系统内部视频放大电路故障知识的自动获取,应用结果证实了所提方法可以降低知识获取的工作量以及对专家的依赖性,能在一定程度上实现知识获取的“自动化”。 ...
https://www.eeworm.com/dl/550/38034.html
下载: 157
查看: 1035

可编程逻辑 DAC34H84 HD2 性能优化与PCB布局建议

DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一 ...
https://www.eeworm.com/dl/kbcluoji/38957.html
下载: 113
查看: 1040

可编程逻辑 基于FPGA的远距离实时传输接口设计

为满足对弹载雷达回波信号、图像及遥测数据的高速、高容量、远距离、低功耗、高可靠性等特点的要求。地面测试台采用LVDS接口,运用FPGA对雷达获取信号数据进行处理与存储,通过USB接口将数据上传到计算机实现数据分析与实验。实验结果表明,该方案的传输速率600 MBps,很好的满足了对雷达获取信号的数据发送和接收的速度要 ...
https://www.eeworm.com/dl/kbcluoji/38988.html
下载: 44
查看: 1029

可编程逻辑 基于Quartus II免费IP核的双端口RAM设计实例

  QuartusII中利用免费IP核的设计   作者:雷达室   以设计双端口RAM为例说明。   Step1:打开QuartusII,选择File—New Project Wizard,创建新工程,出现图示对话框,点击Next;
https://www.eeworm.com/dl/kbcluoji/39283.html
下载: 187
查看: 1138

可编程逻辑 对Altera 28nm FPGA浮点DSP设计流程和性能的独立分析

  电子发烧友网核心提示:Altera公司昨日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在 Altera Stratix V和Arria V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP ...
https://www.eeworm.com/dl/kbcluoji/39336.html
下载: 68
查看: 1047

可编程逻辑 基于FPGA的数字稳定校正单元的实现

  为了实现对非相干雷达的接收相参处理,基于数字稳定校正(DSU)的原理,采用ALTERA公司的StratixⅡ系列芯片和VHDL编程语言,设计了一种基于FPGA的DSU硬件实现方法。实验结果表明基于FPGA的DSU方法可以提高程序的执行效率和系统的实时性,可实现非相参雷达的相参化功能。 ...
https://www.eeworm.com/dl/kbcluoji/39804.html
下载: 177
查看: 1051

可编程逻辑 基于FPGA的时钟跟踪环路的设计

提出了一种基于FPGA的时钟跟踪环路的设计方案,该方案简化了时钟跟踪环路的结构,降低了时钟调整电路的复杂度。实际电路测试结果表明,该方案能够使接收机时钟快速准确地跟踪发射机时钟的变化,且时钟抖动小、稳准度高、工作稳定可靠。 ...
https://www.eeworm.com/dl/kbcluoji/40230.html
下载: 104
查看: 1073