搜索结果
找到约 53,556 项符合
集成模块设计 的查询结果
按分类筛选
- 全部分类
- 学术论文 (148)
- 技术资料 (58)
- 单片机编程 (41)
- VIP专区 (18)
- 可编程逻辑 (9)
- 教程资料 (7)
- 嵌入式综合 (5)
- 技术教程 (4)
- DSP编程 (4)
- 无线通信 (4)
- 测试测量 (4)
- 精品软件 (4)
- 电源技术 (3)
- 单片机开发 (3)
- 教程资料 (2)
- 模拟电子 (2)
- 通信网络 (2)
- VHDL/FPGA/Verilog (2)
- 手册 (2)
- 技术书籍 (1)
- 教材/考试/认证 (1)
- 资料/手册 (1)
- ARM (1)
- 开发工具 (1)
- 工控技术 (1)
- 仿真技术 (1)
- 系统设计方案 (1)
- VC书籍 (1)
- Ajax (1)
- 软件设计/软件工程 (1)
- SQL Server (1)
- 文件格式 (1)
- Java编程 (1)
- 企业管理 (1)
- 其他 (1)
- OA系统 (1)
- 接口技术 (1)
- 开关电源 (1)
- 应用设计 (1)
- 电路图 (1)
嵌入式/单片机编程 本文介绍了一种可以广泛应用的、廉价 的小型数字温控袁。它采用ICL7107 3 1/2位 A/D转换器和集成温度传感器AD590。文中 叙述了设计思想
本文介绍了一种可以广泛应用的、廉价
的小型数字温控袁。它采用ICL7107 3 1/2位
A/D转换器和集成温度传感器AD590。文中
叙述了设计思想,简介了ICL7107和AD590的
外接元件参数的计算,给出了整机电原理图。
Linux/Unix编程 本在线调查系统采用模块化面向对象设计思想
本在线调查系统采用模块化面向对象设计思想,具有以下功能:开始调查、填写调查、查看调查填写进展、结束调查、审核调查、查看调查、生成调查报表等功能,大大提高了教学的效率。
电子政务应用 电子商务系统 10.1 系统总体设计 10.1.1 系统功能描述 10.1.2 系统功能模块划分 10.1.3 体系架构概述 10.2 数据库设计 10.2.1 表设计 1
电子商务系统
10.1 系统总体设计
10.1.1 系统功能描述
10.1.2 系统功能模块划分
10.1.3 体系架构概述
10.2 数据库设计
10.2.1 表设计
10.2.2 表关系设计
10.3 数据访问层设计
10.3.1 数据访问辅助设计
10.3.2 成员资格和角色管理
10.3.3 其他数据访问项目设计
10.3.4 存储过程设计
1 ...
家庭/个人应用 个人博客系统 9.1 系统总体设计 9.1.1 系统功能描述 9.1.2 系统功能模块划分 9.2 数据库设计 9.3 系统底层设计 9.3.1 Web.config 9
个人博客系统
9.1 系统总体设计
9.1.1 系统功能描述
9.1.2 系统功能模块划分
9.2 数据库设计
9.3 系统底层设计
9.3.1 Web.config
9.3.2 Blog基本设置类
9.3.3 多语言支持
9.3.4 系统辅助类
9.3.5 设置网站风格类
9.4 数据访问层设计
9.5 业务逻辑层设计
9.6 表示层设计
9.6.1 ...
嵌入式/单片机编程 《嵌入式系统设计与实例开发实验教材二源码》5.1模块方式驱动实验.
《嵌入式系统设计与实例开发实验教材二源码》5.1模块方式驱动实验.
其他书籍 PTR8000专为点对多点无线通信设计 内置数据协议和CRC 检错无乱码输出 载波监测输出点对多点通信硬件控制 全面升级替代PTR2000 系列无线模块
PTR8000专为点对多点无线通信设计
内置数据协议和CRC 检错无乱码输出
载波监测输出点对多点通信硬件控制
全面升级替代PTR2000 系列无线模块
系统设计方案 本设计使用ARM2138开发板作为主控制模块
本设计使用ARM2138开发板作为主控制模块,利用简单的外围电路来驱动16*64的点阵LED显示屏。利用ARM本身强大的功能和大容量的内部存储,可以很方便的实现ARM与PC机和SD卡等外围存储设备的数据传输,并能利用软件方便的进行显示内容的多样变化,另一方面点阵显示屏广泛的应用于医院、机场、银行等公共场所,所以本设计具有很 ...
VC书籍 C/C++语言程序设计技能测试训练应知应会 Visual C++6.0集成开发环境(IDE)简介 VC++6集成开发环境的使用
C/C++语言程序设计技能测试训练应知应会
Visual C++6.0集成开发环境(IDE)简介
VC++6集成开发环境的使用
VHDL/FPGA/Verilog 基于FPGA的A_D转换采样控制模块的设计
基于FPGA的A_D转换采样控制模块的设计
VHDL/FPGA/Verilog 在 MAX+PLUS II开发环境下采用 VHDL语言 设计并实现了电表抄表器 讨论了系统的四个 组成模块的设计和 VHDL 的实现 每个模块采用 RTL 级描述 整体的生成采用图形输入法 通过波形
在 MAX+PLUS II开发环境下采用 VHDL语言 设计并实现了电表抄表器 讨论了系统的四个
组成模块的设计和 VHDL 的实现 每个模块采用 RTL 级描述 整体的生成采用图形输入法 通过波形仿真 下载芯片测试 完成了抄表器的功能