搜索结果

找到约 53,556 项符合 集成模块设计 的查询结果

VHDL/FPGA/Verilog A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8

A/D采样控制模块设计 A/D采样控制模块负责控制外部ADC0809芯片多路模拟输入量的选通以及实现对A/D采样过程的合理控制。此部分的设计根据《EDA技术与VHDL》P211——P212的例8-2编写,所不同的是这里将书中“ADDA<=1”的赋值语句改为“ADDA <=EN”,EN是所设置的输入按键用来控制INO与IN1间的通道选择。 ...
https://www.eeworm.com/dl/663/301365.html
下载: 134
查看: 1057

Delphi控件源码 应用ADO技术在Delphi中进行客户信息管理系统的开发。系统设计分为数据库设计和功能模块设计两部分。本系统的数据分为两部分:客户信息和系统用户信息。所以要设计两个表:Customers和Users

应用ADO技术在Delphi中进行客户信息管理系统的开发。系统设计分为数据库设计和功能模块设计两部分。本系统的数据分为两部分:客户信息和系统用户信息。所以要设计两个表:Customers和Users,分别存储客户信息和系统的用户信息。其中系统的用户分为管理员和一般用户两类,管理员可进行客户信息查询和维护(录入、修改和删除 ...
https://www.eeworm.com/dl/666/305386.html
下载: 161
查看: 1045

单片机开发 给出一种新型的基于单片机控制的充电模块设计

给出一种新型的基于单片机控制的充电模块设计,并从系统的硬件和软件两方面对这种设计作了分析。该系统能通过对输出电压和电流的检测,可以对输出电压和电流进行控制和补偿。可以通过按键对输出参数进行设置,电池电压和充电电流,对电池充电进行监视和管理。 ...
https://www.eeworm.com/dl/648/309122.html
下载: 189
查看: 1056

嵌入式/单片机编程 本文主要介绍和分析了在集成芯片设计中几种常用的片上系统总线-CoreConnect 总线、MBA 总线、Wishbone 总线和OCP 总线

本文主要介绍和分析了在集成芯片设计中几种常用的片上系统总线-CoreConnect 总线、MBA 总线、Wishbone 总线和OCP 总线,通过比较这些总线的特性及适用范围,展望了它们的发展前景。
https://www.eeworm.com/dl/647/314518.html
下载: 133
查看: 1069

单片机开发 《单片机典型模块设计实例导航》光盘里附带的书中所有例子的源程序

《单片机典型模块设计实例导航》光盘里附带的书中所有例子的源程序,内容相当丰富。
https://www.eeworm.com/dl/648/325579.html
下载: 199
查看: 1041

单片机开发 八路抢答器设计 源码 功能模块设计 带电路图

八路抢答器设计 源码 功能模块设计 带电路图
https://www.eeworm.com/dl/648/328581.html
下载: 76
查看: 1130

VHDL/FPGA/Verilog 出租车模块设计加nios2设计cup程序代码 出租车模块设计加nios2设计cup程序代码

出租车模块设计加nios2设计cup程序代码 出租车模块设计加nios2设计cup程序代码
https://www.eeworm.com/dl/663/355754.html
下载: 35
查看: 1032

其他书籍 数字罗盘与GPS集成的设计参考

数字罗盘与GPS集成的设计参考,适合于手机等便携式设备使用。
https://www.eeworm.com/dl/542/364123.html
下载: 130
查看: 1024

VHDL/FPGA/Verilog 有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Ver

有实验结果,用MOSIN6编写的,是Verilog HDL语言实现的. 练习三 利用条件语句实现计数分频时序电路 实验目的: 1. 掌握条件语句在简单时序模块设计中的使用; 2. 学习在Verilog模块中应用计数器; 3. 学习测试模块的编写、综合和不同层次的仿真。 练习四 阻塞赋值与非阻塞赋值的区别 实验目的: 1. 通过实验,掌握阻塞赋值与 ...
https://www.eeworm.com/dl/663/368561.html
下载: 181
查看: 1439

VHDL/FPGA/Verilog 利用数控分频器设计硬件电子琴.硬件电子琴电路模块设计

利用数控分频器设计硬件电子琴.硬件电子琴电路模块设计
https://www.eeworm.com/dl/663/385303.html
下载: 108
查看: 1081