搜索结果

找到约 173 项符合 除法 的查询结果

VHDL/FPGA/Verilog 介绍了利用VHDL实现八位除法,采用层次化设计,该除法器采用了VHDL的混合输入方式,将除法器分成若干个子模块后,对各个子模块分别设计,各自生成功能模块完成整体设计,实现了任意八位无符号数的除法。

介绍了利用VHDL实现八位除法,采用层次化设计,该除法器采用了VHDL的混合输入方式,将除法器分成若干个子模块后,对各个子模块分别设计,各自生成功能模块完成整体设计,实现了任意八位无符号数的除法。
https://www.eeworm.com/dl/663/381553.html
下载: 122
查看: 1159

单片机开发 MCS-51单片机实用子程序库 双字节二进制有符号数除法(补码) 双字节二进制无符号数开平方(快速) 四字节二进制无符号数开平方(快速) 单字节十六进制数转换成双字节ASCII码 A

MCS-51单片机实用子程序库 双字节二进制有符号数除法(补码) 双字节二进制无符号数开平方(快速) 四字节二进制无符号数开平方(快速) 单字节十六进制数转换成双字节ASCII码 ASCII码转换成十六进制数 单字节十六进制整数转换成单字节BCD码整数 双字节十六进制整数转换成双字节BCD码整数 单字节十六进制小数 ...
https://www.eeworm.com/dl/648/382721.html
下载: 76
查看: 1362

汇编语言 8位单片机实现十六位除法运算

8位单片机实现十六位除法运算,例如:51单片机实现算法
https://www.eeworm.com/dl/644/384156.html
下载: 41
查看: 1029

加密解密 通过对于模2除法的研究 可以得到如下方法: 1. 把信息码后面加上p-1位的0

通过对于模2除法的研究 可以得到如下方法: 1. 把信息码后面加上p-1位的0,这个试验中p是6位,即在输入的信息码后面加上“00000”。把这个17位的被除数放入input中。 2. 在得到被除数input之后,设计一个在被除数上移动的数据滑块变量d,把input中的最高位开始逐次复制给变量d。 3. 如果d的最高位为1,由变量d和变量p ...
https://www.eeworm.com/dl/519/384215.html
下载: 142
查看: 1051

汇编语言 用汇编语言实现除法功能

用汇编语言实现除法功能,简单,方便,易懂,
https://www.eeworm.com/dl/644/394176.html
下载: 175
查看: 1023

汇编语言 ARM实现除法

ARM实现除法,在ADS1.2下编译通过
https://www.eeworm.com/dl/644/400392.html
下载: 124
查看: 1022

数值算法/人工智能 这是一个用汇编语言写的关于32bit整数除法的快速实现算法。

这是一个用汇编语言写的关于32bit整数除法的快速实现算法。
https://www.eeworm.com/dl/518/408323.html
下载: 30
查看: 1063

编译器/解释器 除法电路编码

除法电路编码,用于生成(63,57)循环码
https://www.eeworm.com/dl/628/410087.html
下载: 57
查看: 1013

其他 歐基理德輾轉相除法(之一) 以歐基理德輾轉相除法求出m

歐基理德輾轉相除法(之一) 以歐基理德輾轉相除法求出m,n這2個整數的最大公因數
https://www.eeworm.com/dl/534/412450.html
下载: 109
查看: 1048

其他 歐基理德輾轉相除法(之二) m與n相差太大時

歐基理德輾轉相除法(之二) m與n相差太大時,可用(m%n)來取代(m-n),這樣的處理效率較高。以下便以此方法求出最大公因數。
https://www.eeworm.com/dl/534/412451.html
下载: 192
查看: 1037