搜索结果

找到约 7,168 项符合 锁相频率 的查询结果

学术论文 FPGA内全数字延时锁相环的设计.rar

现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目 ...
https://www.eeworm.com/dl/514/9146.html
下载: 131
查看: 1134

学术论文 应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。时钟延时和时钟相位偏移已成为影响系统性能的重要因素。现在,解决时钟延时问题主要使用时钟延时补偿电路。 为了消除FPGA芯片内的时钟延时, ...
https://www.eeworm.com/dl/514/13062.html
下载: 96
查看: 1064

通信网络 可编程FM锁相发射机的实现

文中设计了一种可编程的FM锁相发射机。利用Atmega8实现与计算机的串口通信,实现对锁相环芯片和数字电位器的配置,达到改变输出频率和调制频偏的目的。发射机输出频率覆盖2 200~2 300 MHz,调制响应100 Hz~3.5 MHz,能够满足大部分FM体制遥测系统的需要。 ...
https://www.eeworm.com/dl/564/33028.html
下载: 88
查看: 1046

matlab例程 二阶锁相环Matlab仿真代码

二阶锁相环Matlab仿真代码,如入两路信号和信噪比,输出锁相以后的信号。可以仿真初始频差,和频率斜升的情况
https://www.eeworm.com/dl/665/152420.html
下载: 192
查看: 1155

其他书籍 锁相与频率合成技术

锁相与频率合成技术,庄卉等编著。讲述模拟和数字锁相环及频率合成器的理论、组成、测试和设计。
https://www.eeworm.com/dl/542/192385.html
下载: 195
查看: 1054

单片机开发 飞斯卡尔8位单片机的锁相环工作

飞斯卡尔8位单片机的锁相环工作,使单片机载外部晶振为32.768KHZ时,通过编程使总线频率为8M
https://www.eeworm.com/dl/648/236040.html
下载: 27
查看: 1079

单片机开发 基于ADF4106的锁相环程序

基于ADF4106的锁相环程序,4106由单片机C8051F530提供控制字,输出频率3.6GHz,已经在单班上进行过调试。
https://www.eeworm.com/dl/648/286448.html
下载: 38
查看: 1242

微处理器开发 锁相环mc145162的应用

锁相环mc145162的应用,频率可变,已经调试成功
https://www.eeworm.com/dl/655/346813.html
下载: 131
查看: 1030

VHDL/FPGA/Verilog 数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比

数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。
https://www.eeworm.com/dl/663/435714.html
下载: 167
查看: 1078

微处理器开发 运用MSP430驱动锁相环MB1504的程序

运用MSP430驱动锁相环MB1504的程序,IAR编译。能够实现8—60Mhz频率范围精确锁定,步进为10khz
https://www.eeworm.com/dl/655/438397.html
下载: 178
查看: 1036