搜索结果
找到约 7,168 项符合
锁相频率 的查询结果
按分类筛选
- 全部分类
- 技术资料 (27)
- 学术论文 (22)
- 单片机开发 (15)
- 电子书籍 (14)
- 模拟电子 (13)
- VHDL/FPGA/Verilog (8)
- 技术书籍 (6)
- 单片机编程 (4)
- 通信网络 (4)
- 通讯/手机编程 (4)
- 电子技术 (4)
- 数字处理及显示 (3)
- 锁相环 (3)
- 电源技术 (3)
- 软件设计/软件工程 (3)
- 其他书籍 (3)
- 嵌入式/单片机编程 (3)
- 系统设计方案 (3)
- 教程资料 (2)
- matlab例程 (2)
- 微处理器开发 (2)
- VIP专区 (2)
- 工控技术 (1)
- 测试测量 (1)
- 其他嵌入式/单片机内容 (1)
- 邮电通讯系统 (1)
- 通讯编程文档 (1)
- 操作系统开发 (1)
- 中间件编程 (1)
- 文章/文档 (1)
- VC书籍 (1)
- 汇编语言 (1)
- 其他 (1)
- 电子元器件应用 (1)
C/C++语言编程 飞思卡尔智能车的舵机测试程序
飞思卡尔智能车的舵机测试程序
#include <hidef.h>&nbsp;&nbsp;&nbsp;&nbsp;&nbsp; /* common defines and macros */#include <MC9S12XS128.h>&nbsp;&nbsp;&nbsp;&nbsp; /* derivative information */#pragma LINK_INFO DERIVATIVE "mc9s12xs128"
void SetBusCLK_16M(void)&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp;&nbsp ...
可编程逻辑 Xilinx FPGA全局时钟资源的使用方法
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构 ...
系统设计方案 基于单片机Aduc841的调试程序
基于单片机Aduc841的调试程序,包括锁相环PLL4153的驱动和39VF040flash芯片的驱动以及通过串口和上位机通信的代码。
其他书籍 altera公司的IP core
altera公司的IP core,对于初学硬件描述语言,想要利用quartus软件自带的锁相环电路库函数实现自己想要的功能有些帮助
书籍源码 2ASK(OOK)信号的解调.svu 2ASK与MASK的功率谱.svu 2DPSK的差分编码与解码.svu 2FSK非相干解调.svu 2FSK相干解调.svu 2PSK与2DPSK调制.
2ASK(OOK)信号的解调.svu
2ASK与MASK的功率谱.svu
2DPSK的差分编码与解码.svu
2FSK非相干解调.svu
2FSK相干解调.svu
2PSK与2DPSK调制.svu
ASK的OOK法生成.svu
Costas锁相环解调2DPSK.svu
其他书籍 第一部分 概论 第一章 仿真的作用 第二章 仿真方法论 第二部分 基本概念与方法 第三章 采样与量化 第四章 带通信号与系统的低通仿真模型 第五章 滤波器模型与仿真方法 第六
第一部分 概论
第一章 仿真的作用
第二章 仿真方法论
第二部分 基本概念与方法
第三章 采样与量化
第四章 带通信号与系统的低通仿真模型
第五章 滤波器模型与仿真方法
第六章 案例研究:锁相环与微分方程方法
第七章 随机信号的产生与处理
第八章 后处理
第九章 蒙特卡罗方法导论
第十章 通信系统的蒙特卡罗仿真
...
通讯编程文档 FPGA中实现基于查找表方式(LUT)的DDS实现
FPGA中实现基于查找表方式(LUT)的DDS实现,可用在数字下变频和COSTAS锁相环中,Verilog编写,本人已经调通