搜索结果
找到约 7,168 项符合
锁相频率 的查询结果
按分类筛选
- 全部分类
- 技术资料 (27)
- 学术论文 (22)
- 单片机开发 (15)
- 电子书籍 (14)
- 模拟电子 (13)
- VHDL/FPGA/Verilog (8)
- 技术书籍 (6)
- 单片机编程 (4)
- 通信网络 (4)
- 通讯/手机编程 (4)
- 电子技术 (4)
- 数字处理及显示 (3)
- 锁相环 (3)
- 电源技术 (3)
- 软件设计/软件工程 (3)
- 其他书籍 (3)
- 嵌入式/单片机编程 (3)
- 系统设计方案 (3)
- 教程资料 (2)
- matlab例程 (2)
- 微处理器开发 (2)
- VIP专区 (2)
- 工控技术 (1)
- 测试测量 (1)
- 其他嵌入式/单片机内容 (1)
- 邮电通讯系统 (1)
- 通讯编程文档 (1)
- 操作系统开发 (1)
- 中间件编程 (1)
- 文章/文档 (1)
- VC书籍 (1)
- 汇编语言 (1)
- 其他 (1)
- 电子元器件应用 (1)
电源技术 双相位锁相放大电路设计
采用CD4046和AD630设计了一个双相位锁相放大器,并进行了实验验证,实验验证结果表明,该放大器可以测量1 mA以下的交流电流,灵敏度为20 mV/mA,精度0.05%,是一种高精度、实用型锁相放大电路。
单片机编程 由AD9851和LMX2306构成的锁相电路
由AD9851和LMX2306构成的锁相电路
单片机编程 PIC16C54C锁相环程序
PIC16C54C为8位单片机,指令字长12位,全部指令都是单字节指令,系统为哈佛结构,数据总线和程序总线各自独立分开,数据总线宽度为8位,程序总线宽度为12位,内部程序存储器为512×12位,内部数据寄存器为32×8位。
PIC16C54C有12根双向可独立编程I/O引脚,分为PortA和PortB两个端口,其中PortA为RA0 ...
教程资料 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
教程资料 基于FPGA的全数字锁相环路的设计
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
通信网络 ADF4159--ADI锁相环原文资料
ADI锁相环
可编程逻辑 基于FPGA的数字三相锁相环的优化设计
数字三相锁相环中含有大量乘法运算和三角函数运算,占用大量的硬件逻辑资源。为此,提出一种数字三相锁相环的优化实现方案,利用乘法模块复用和CORDIC算法实现三角函数运算,并用Verilog HDL硬件描述语言对优化前后的算法进行了编码实现。仿真和实验结果表明,优化后的数字三相锁相环大大节省了FPGA的资源,并能快速、准确 ...
可编程逻辑 基于FPGA的全数字锁相环路的设计
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
工控技术 一种基于TMS320F2812的软件锁相环实现方法_刘翔
DSP 实现软件锁相环