搜索结果

找到约 801 项符合 锁相环 的查询结果

技术资料 基于DSP的多周期调节的软件锁相环设计

·摘要:  为保障UPS与电网之间平滑可靠地进行切换和负载电压波形不发生畸变,UPS逆变器输出电压和电网电压的频率、相位必须保持一致.该文研究了基于多周期调节原理,采用数字信号处理器芯片TMS320LF2407A实现软件锁相环的设计方法,实现逆变输出电压对市电电压的可靠跟踪,并给出了软件设计流程图和硬件电路.实验结果验证 ...
https://www.eeworm.com/dl/880968.html
下载: 5
查看: 4913

技术资料 介绍锁相环时钟发生器CY2254

The CY2254 is a two-PLL clock generator for the Intel TritonTM chipset-based motherboard and othe
https://www.eeworm.com/dl/921747.html
下载: 7
查看: 1549

技术资料 基于ADF4218L的锁相环设计和实现

文中在简要叙述锁相环的基本原理的基础上,介绍了 ADF4218L 的主要特点及基于ADF4218L 锁相频率合成器硬件电路的设计和实现。在此基础上讨论了实际电路调试中应该注意的问题并给
https://www.eeworm.com/dl/924268.html
下载: 1
查看: 2633

技术资料 单片机中的锁相环频率合成器

锁相频率合成技术是在通讯领域中应用非常广泛的一项技术近些年开始应用在单片机中作为片内时钟本文介绍了单片机内锁相频率合成器的一般原理并以单片机中的模块为例说明其使用方法。
https://www.eeworm.com/dl/927396.html
下载: 9
查看: 2074

技术资料 一种基于FPGA实现的全数字锁相环

说明:一种基于FPGA实现的全数字锁相环。
https://www.eeworm.com/dl/963411.html
下载: 9
查看: 5442

技术资料 AD9850激励的锁相环频率合成器

本资源提供了一种基于AD9850的锁相环频率合成器设计方案,适用于需要高精度频率控制的应用场景。通过使用AD9850作为激励源,该方案能够实现快速且稳定的频率锁定,非常适合于通信、雷达及测试测量设备的研发工作。文档详细介绍了电路设计原理、参数选择依据以及实际调试技巧,是电子工程师进行相关项目开发时不可或缺的技术 ...
https://www.eeworm.com/dl/991984.html
下载: 1
查看: 54

技术资料 锁相环技术及CD4046的结构和应用

深入了解锁相环技术及其核心组件CD4046的内部结构与实际应用,特别适用于电子工程、通信系统设计及信号处理项目。通过详尽的技术解析和实例分析,帮助工程师们掌握这一在频率合成、时钟恢复等领域广泛应用的关键技术。
https://www.eeworm.com/dl/993749.html
下载: 2
查看: 65

技术资料 基于FPGA的锁相环位同步提取电路设计

帮助开发者快速掌握基于FPGA的锁相环位同步提取电路设计方法,提升数字通信系统中的信号处理能力。深入解析实现原理与优化技巧,适用于高速数据传输场景。
https://www.eeworm.com/dl/1003722.html
下载: 1
查看: 32

技术资料 基于MC145170的调频锁相环收音机

基于MC145170芯片实现的调频锁相环收音机设计,采用高精度频率合成技术,确保信号稳定接收与精准调谐。适用于射频电路开发与模拟信号处理实践,具备良好的可扩展性与教学参考价值。
https://www.eeworm.com/dl/1006353.html
下载: 3
查看: 64

单片机开发 1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。

1、数字锁相环的单片机代码。 2、单片机与数字锁相环MC145152的应用系统的设计与实现。
https://www.eeworm.com/dl/648/371194.html
下载: 93
查看: 1430