搜索结果

找到约 15,740 项符合 锁相环电路 的查询结果

单片机编程 时钟芯片介绍

众所周知, 每个数码系统之所以正常准确工作的基础是其心脏 – 时钟序列的无误. 而用来产生时钟信号的资源有许多种: 系统主芯片输出时钟信号, 以MCU微处理器来产生时钟, 以成本较低的晶振来产生时钟信号, 但是还是有很多人不知道或不了解我们还有另外一个选择:用一个集成电路PPL(锁相环)时钟芯片. 即使有人用过类似的时 ...
https://www.eeworm.com/dl/502/25698.html
下载: 131
查看: 1038

单片机编程 Stellaris(群星)单片机的时钟选择

Stellaris(群星)单片机的时钟选择本文论述了群星(stellaris)系列微控制器中的时钟,包括锁相环的使用和配置。
https://www.eeworm.com/dl/502/30453.html
下载: 94
查看: 1050

单片机编程 支持USB PS2 UART SPI CRC功能的凌阳8位单

1、 支持USB 1.1通讯协议;2、 支持高速(Full Speed、12Mbps )和低速(Low Speed、1.5Mbps )传输;3、 6MHz晶体,锁相环PLL振荡器提供高速、低速所需时钟源;4、 支持3个端口(endpoint),可独立编程为IN 或 OUT端口。5、 PS/2:支持PS/2协议(eg.鼠标),与USB复用。 ...
https://www.eeworm.com/dl/502/30953.html
下载: 152
查看: 1029

DSP编程 第12章 锁相环和低功耗模式 (1学时)

TMS320LF240x DSP 课件
https://www.eeworm.com/dl/516/31777.html
下载: 57
查看: 1015

通信网络 一种软件无线电与认知引擎的接口实现方法

为了研制一种锁定时间短、相位噪声低、杂散抑制度高的频率合成技术,采用了直接数字式频率合成器(DDS)驱动锁相环(PLL)的结构。该频率合成器综合了DDS频率转换速度快、频率分辨率高和PLL输出频带宽、输出杂散低的优点。基于该结构研制实现了输出频率范围为700~800 MHz的宽带频率合成器,实验结果表明该频率合成器扫描模 ...
https://www.eeworm.com/dl/564/32823.html
下载: 115
查看: 1043

通信网络 单工无线呼叫系统资料

发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环。接收部分以超大规模AM/FM立体声收音集成芯片CXA1238S为主体
https://www.eeworm.com/dl/564/33467.html
下载: 151
查看: 1028

C/C++语言编程 基于MATLAB的PLL仿真程序

二阶锁相环的仿真
https://www.eeworm.com/dl/503/37309.html
下载: 112
查看: 1077

测试测量 基于GPS的恒温晶振频率校准系统的设计与实现

针对目前广泛对高精度频率源的需求,利用FPGA设计一种恒温晶振频率校准系统。系统以GPS接收机提供的秒脉冲信号为基准源,通过结合高精度恒温晶振短期稳定度高与GPS长期稳定特性好、跟踪保持特性强的优点,设计数字锁相环调控恒温晶振的频率。详细阐述系统的设计原理及方法,测试结果表明,恒温晶振的频率可快速被校准到10 M ...
https://www.eeworm.com/dl/544/41506.html
下载: 110
查看: 1049

邮电通讯系统 通信系统中

通信系统中,信号捕获和同步的数字锁相环的MATLAB仿真程序
https://www.eeworm.com/dl/690/139492.html
下载: 56
查看: 1033

系统设计方案 基于单片机Aduc841的调试程序

基于单片机Aduc841的调试程序,包括锁相环PLL4153的驱动和39VF040flash芯片的驱动以及通过串口和上位机通信的代码。
https://www.eeworm.com/dl/678/172573.html
下载: 58
查看: 1052