搜索结果

找到约 3,781 项符合 采样精度 的查询结果

模拟电子 带有增益提高技术的高速CMOS运算放大器设计

设计了一种用于高速ADC中的高速高增益的全差分CMOS运算放大器。主运放采用带开关电容共模反馈的折叠式共源共栅结构,利用增益提高和三支路电流基准技术实现一个可用于12~14 bit精度,100 MS/s采样频率的高速流水线(Pipelined)ADC的运放。设计基于SMIC 0.25 μm CMOS工艺,在Cadence环境下对电路进行Spectre仿真。仿真结 ...
https://www.eeworm.com/dl/571/21020.html
下载: 85
查看: 1145

模拟电子 时钟抖动和相位噪声对采样系统的影响

如果明智地选择时钟,一份简单的抖动规范几乎是不够的。而重要的是,你要知道时钟噪声的带宽和频谱形状,才能在采样过程中适当地将它们考虑进去。很多系统设计师对数据转换器时钟的相位噪声和抖动要求规定得不够高,几皮秒的时钟抖动很快就转换成信号路径上的数分贝损耗。 ...
https://www.eeworm.com/dl/571/21059.html
下载: 61
查看: 1155

模拟电子 高等模拟集成电路

近年来,随着集成电路工艺技术的进步,电子系统的构成发生了两个重要的变化: 一个是数字信号处理和数字电路成为系统的核心,一个是整个电子系统可以集成在一个芯片上(称为片上系统)。这些变化改变了模拟电路在电子系统中的作用,并且影响着模拟集成电路的发展。 数字电路不仅具有远远超过模拟电路的集成规模,而且具有可 ...
https://www.eeworm.com/dl/571/21118.html
下载: 82
查看: 1171

模拟电子 运行多个过采样数据转换器的方法

本文将以ADS1252 ADC为例介绍在使用过采样数据转换器设计同步取样系统时需要考虑到的一些因素。
https://www.eeworm.com/dl/571/21163.html
下载: 40
查看: 1074

模拟电子 过采样精确重构余弦调制滤波器组的设计

本文首先推导出过采样滤波器组精确重构的条件,由于此时所需的约束条件数比临界采样时少,因而可以设计出频域衰减特性更好的滤渡器组 然后提出了精碲重梅约束条件下原壅低通滤波器的一种新的设计方法.采用矢量的二次型约束优化算法。谈算法优化方便,收敛速度快.与其它方法相比,滤渡器的阻带衰减大。 ...
https://www.eeworm.com/dl/571/21172.html
下载: 78
查看: 1168

模拟电子 过采样法提高A_D分辨率和信噪比

介绍一种简便的方法, 只用软件就可以将转换器位数提高, 并且还能同时提高采样系统的信噪比。通过实际验证, 证明该方法是成功的。
https://www.eeworm.com/dl/571/21178.html
下载: 90
查看: 1085

模拟电子 高精度Delta-Sigma A/D转换器原理及其应用

本次在线座谈主要介绍TI的高精度Delta-Sigma A/D转换器的原理及其应用,Delta-Sigma A/D转换器在称重仪器中,大量采用比例测量方法。
https://www.eeworm.com/dl/571/21330.html
下载: 119
查看: 1074

模拟电子 高精度程控电压放大器

摘要本设计以VCA822、MSP430F2012、DAC7611芯片为核心,加以其它辅助电路实现对宽带电压放大器的电压放大倍数、输出电压进行精确控制。放大器的电压放大倍数从0.2倍到20倍以0.1倍为步进设定,输出电压从6mv到600mv以1mv为步进设定,控制误差不大于5%,放大器的带宽大于15MHz。键盘和显示电路实现人机交互,完成对电压放大倍 ...
https://www.eeworm.com/dl/571/21383.html
下载: 31
查看: 1031

模拟电子 一种增益增强型套筒式运算放大器的设计

设计了一种用于高速ADC中的全差分套筒式运算放大器.从ADC的应用指标出发,确定了设计目标,利用开关电容共模反馈、增益增强等技术实现了一个可用于12 bit精度、100 MHz采样频率的高速流水线(Pipelined)ADC中的运算放大器.基于SMIC 0.13 μm,3.3 V工艺,Spectre仿真结果表明,该运放可以达到105.8 dB的增益,单位增益带宽达到983. ...
https://www.eeworm.com/dl/571/21400.html
下载: 91
查看: 1054

模拟电子 时钟分相技术应用

摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高 ...
https://www.eeworm.com/dl/571/21436.html
下载: 29
查看: 1050