搜索结果
找到约 3,445 项符合
逻辑训练 的查询结果
人工智能/神经网络 数据挖掘中基于贝叶斯网络的分类算法 算法分为训练、验证两大部分
数据挖掘中基于贝叶斯网络的分类算法 算法分为训练、验证两大部分
VHDL/FPGA/Verilog EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器 --- 发送器每隔16 个CLK16 时钟周期输出1 位
EDA实验--UART串口实验:UART 主要有由数据总线接口、控制逻辑、波特率发生器、发送部分和接收部分等组成。UART 发送器
--- 发送器每隔16 个CLK16 时钟周期输出1 位,次序遵循1位起始位、8位数据位(假定数据位为8位)、1位校验位(可选)、1位停止位。
UART 接收器
--- 串行数据帧和接收时钟是异步的,发送来的数据由逻 ...
人工智能/神经网络 在matlab中使用的,里面有关于svm训练,测试和的代码.希望能帮助大家
在matlab中使用的,里面有关于svm训练,测试和的代码.希望能帮助大家
VHDL/FPGA/Verilog 四位计数器 计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数
四位计数器
计数器是数字系统中用得较多的基本逻辑器件。它不仅能记录输入时钟脉冲的个数,还可以实现分频、定时、产生节拍脉冲和脉冲序列等。例如,计算机中的时序发生器、分频器、指令计数器等都要使用计数器。
单片机开发 《微机原理与单片机课程设计》教学大纲 本课程设计的目的是训练学生的综合设计能力、电子线路的组装调试能力和创新能力
《微机原理与单片机课程设计》教学大纲
本课程设计的目的是训练学生的综合设计能力、电子线路的组装调试能力和创新能力,通过查阅资料、选定方案、设计电路、安装调试、写报告等过程,使学生得到一次科学研究工作的启蒙训练。 ...
VHDL/FPGA/Verilog 本代码可做为可编程逻辑器件ATF16V8B参考的例子
本代码可做为可编程逻辑器件ATF16V8B参考的例子,实现了各种 与或非逻辑
单片机开发 逻辑加密卡SLE4442的操作C51函数
逻辑加密卡SLE4442的操作C51函数,包含复位响应、密码比较、读写等操作。
文章/文档 关于Mulitis 仿真和编程的的逻辑综合
关于Mulitis 仿真和编程的的逻辑综合
VHDL/FPGA/Verilog Quartus II关于使用外部逻辑分析器进行系统级调试的说明文档。
Quartus II关于使用外部逻辑分析器进行系统级调试的说明文档。
教育系统应用 ewb仿真 数字逻辑课程设计 使用电脑EWB仿真技术
ewb仿真 数字逻辑课程设计 使用电脑EWB仿真技术,独立完整地设计一定功能的电子电路