搜索结果
找到约 3,445 项符合
逻辑训练 的查询结果
VHDL/FPGA/Verilog VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
VHDL硬件描述语言与数字逻辑电路设计——学习FPGA/CPLD时可参考
数据结构 稀疏矩阵运算器 本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵
稀疏矩阵运算器
本程序要求用“带行逻辑链接信息”的三元组顺序表表示稀疏矩阵,实现两个矩阵相加、相减和相乘的运算。具体有以下几点:
1.本程序中稀疏矩阵的输入形式采用三元组表示,而运算结果的矩阵则以通常的阵列形式列出。本实验的三元组输入顺序为在行号小的优先的条件下,列号小的输入!要求输入的行数与列数不大 ...
电子书籍 语言基础(初学都必修)包括数据类型、运算符与表达式,运算符和表达式,逻辑运算符和逻辑表达式,C语言中的关键字,定义宏和使用宏定义,数据类型转换
语言基础(初学都必修)包括数据类型、运算符与表达式,运算符和表达式,逻辑运算符和逻辑表达式,C语言中的关键字,定义宏和使用宏定义,数据类型转换
单片机开发 以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的 频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮
以单片机为控制核心 ,用可编程逻辑控制芯片 CPLD ,产生双32位的计数器和相位差检测器 ,进行等精度的
频率、相位差测量. 计数器的计数时间宽度和显示方式由键盘设定. 单片机读入计数值 ,进行浮点运算 ,测量结
果显示于液晶屏上 ...
单片机开发 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远 ...
VHDL/FPGA/Verilog Altare公司训练新人的练习题下载 希望能够对学习VHDL的朋友有所帮助
Altare公司训练新人的练习题下载
希望能够对学习VHDL的朋友有所帮助
VHDL/FPGA/Verilog verilog语言中 数据类型与逻辑运算关系式
verilog语言中 数据类型与逻辑运算关系式
VHDL/FPGA/Verilog werilog语言中关于 组合逻辑时序逻辑的表达
werilog语言中关于 组合逻辑时序逻辑的表达
数据结构 理解树结构的逻辑特性; 2 熟练掌握二叉树的逻辑结构特性及各种存储方法; 3 熟练掌握二插树的各种基本操作
理解树结构的逻辑特性;
2 熟练掌握二叉树的逻辑结构特性及各种存储方法;
3 熟练掌握二插树的各种基本操作,尤其是三种遍历算法以及线索化算法。
4 进一步了解和掌握类的私有和公有成员函数的定义和使用以及类型的作用域 ...
网络 一个简单的注册登录系统。asp与access的简单结合。是网站建立的先行训练。
一个简单的注册登录系统。asp与access的简单结合。是网站建立的先行训练。