搜索结果
找到约 3,456 项符合
逻辑简化 的查询结果
按分类筛选
系统设计方案 功能见文档:综合地运用所学的 《数字逻辑》的基本知识
功能见文档:综合地运用所学的 《数字逻辑》的基本知识,使用电脑EWB仿真技术,独立完整地设计一定功能的电子电路。
人工智能/神经网络 利用逻辑编程语言prolog的空间关系组合推理程序。利用的理论是约束处理规则
利用逻辑编程语言prolog的空间关系组合推理程序。利用的理论是约束处理规则,和空间关系表示
游戏 机甲指挥官MC2源代码,微软开发游戏机甲指挥官的原代码简化版本
机甲指挥官MC2源代码,微软开发游戏机甲指挥官的原代码简化版本
软件设计/软件工程 :签密就是能够在一个逻辑步骤内同时完成数字签名和加密两项功能
:签密就是能够在一个逻辑步骤内同时完成数字签名和加密两项功能,比传统的“先签名后加密”
有更高的效率.结合多重签名和签密的思想提出了一种多重签密模型,模型中的签名和加密技术可以灵
活选取,使其不仅可以实例化为对单个和一组消息的多重签密方案,还能实例化为多人才能解签密的多重签密方案。 ...
单片机开发 (转)这是一个网友设计的简易逻辑分析仪
(转)这是一个网友设计的简易逻辑分析仪,比较简单实用
软件设计/软件工程 蒋小龙的关于FPGA算法教程.经典! (其中包含加法器,乘法器极其算术逻辑部件设计)
蒋小龙的关于FPGA算法教程.经典!
(其中包含加法器,乘法器极其算术逻辑部件设计)
文章/文档 这是目前最经典的matlab实现的kpca代码,代码量已经很精简,但相信还有高手能做出最简化的代码
这是目前最经典的matlab实现的kpca代码,代码量已经很精简,但相信还有高手能做出最简化的代码
单片机开发 TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输
TLC549是一种采用8位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、8位A/D转换器、数据寄存器以及控制逻辑电路。TLC549每25uS重复一次“输入—转换—输出”。器件有两个控制输入:I/O CLOCK和片选(CS)。
内部系统时钟和I/O CLOCK可独立使用。应用电路的设计只需利用I/O时钟启动转换或读出转换结果。当CS为 ...
单片机开发 LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件
LTC1446是一种采用12位逐次逼近式工作的A/D转换器。内部包含系统时钟、采样和保持、12位A/D转换器、数据寄存器以及控制逻辑电路。LTC1446每25uS重复一次“输入——转换——输出”。器件有两个控制输入:DIN CLK和片选(CS)。
内部系统时钟和DIN CLK可独立使用。应用电路的设计只需利用时钟启动转换或读出转换结果。当CS为 ...
单片机开发 2003年全国大学生电子设计大赛-简易逻辑分析仪源码(示波器显示部分)凌阳61板开发
2003年全国大学生电子设计大赛-简易逻辑分析仪源码(示波器显示部分)凌阳61板开发