搜索结果

找到约 18,618 项符合 通用寄存器 的查询结果

单片机编程 PIC系列单片机手册

PIC系列单片机手册 第1 章 简介 1-1简介 ................................................................................................................................................................. 1-2本手册的宗旨 .................................................................................... ...
https://www.eeworm.com/dl/502/31686.html
下载: 103
查看: 1135

单片机编程 使用jtag接口通过网口烧写程序

什么是JTAG 到底什么是JTAG呢? JTAG(Joint Test Action Group)联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等。标准的JTAG接口是4线:TMS、 TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。 JTAG最初是用来对芯 ...
https://www.eeworm.com/dl/502/31700.html
下载: 33
查看: 1105

DSP编程 SEED-DEC2812函数

SEED-DEC2812函数:一、 SEED-DEC2812 系统初始化函数二、 系统PIE 中断矢量表控制寄存器的操作函数.
https://www.eeworm.com/dl/516/31977.html
下载: 27
查看: 1098

教程资料 Verilog_HDL的基本语法详解(夏宇闻版)

        Verilog_HDL的基本语法详解(夏宇闻版):Verilog HDL是一种用于数字逻辑电路设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,既可以用电路的功能描述也可以用元器件和它们之 ...
https://www.eeworm.com/dl/fpga/doc/32314.html
下载: 115
查看: 1100

教程资料 XAPP719 -利用USR_ACCESS寄存器实现PowerPC高速缓存配置

The Virtex™-4 user access register (USR_ACCESS_VIRTEX4) is a 32-bit register thatprovides direct access to bitstream data by the FPGA fabric. It is useful for loadingPowerPC™ 405 (PPC405) processor caches and/or other data into the FPGA after the FPGAhas been configured, thus achieving ...
https://www.eeworm.com/dl/fpga/doc/32602.html
下载: 128
查看: 1045

教程资料 状态机学习心得

  FSM 分两大类:米里型和摩尔型。   组成要素有输入(包括复位),状态(包括当前状态的操作),状态转移条件,状态的输出条件。   设计FSM 的方法和技巧多种多样,但是总结起来有两大类:第一种,将状态转移和状态的操作和判断等写到一个模块(process、block)中。另一种是将状态转移单独写成一个模块,将状态的操作和判 ...
https://www.eeworm.com/dl/fpga/doc/32643.html
下载: 74
查看: 1042

教程资料 在FPGA中基于信元的FIFO设计方法实战方法

  设计工程师通常在FPGA上实现FIFO(先进先出寄存器)的时候,都会使用由芯片提供商所提供的FIFO。但是,由于其通用性使得其针对性变差,某些情况下会变得不方便或者将增加硬件成本。此时,需要进行自行FIFO设计。本文提供了一种基于信元的FIFO设计方法以供设计者在适当的时候选用。这种方法也适合于不定长包的处理。 ...
https://www.eeworm.com/dl/fpga/doc/32678.html
下载: 198
查看: 1080

教程资料 基于FPGA 的方向滤波器指纹图像增强算法实现

设计了一种基于FPGA纯硬件方式实现方向滤波的指纹图像增强算法。设计采用寄存器传输级(RTL)硬件描述语言(Verilog HDL),利用时分复用和流水线处理等技术,完成了方向滤波指纹图像增强算法在FPGA上的实现。整个系统通过了Modelsim的仿真验证并在Terasic公司的DE2平台上完成了硬件测试。设计共消耗了3716个逻辑单元,最高 ...
https://www.eeworm.com/dl/fpga/doc/32698.html
下载: 75
查看: 1086

通信网络 片上网络的SystemC建模研究

为了实现软硬件协同设计和提高仿真速度的需求,采用SystemC语言的建模方法,通过对片上网络体系结构的研究,提出了一种片上网络的建模方案,并对一个mesh结构完成了SystemC的建模设计。该模型可在系统级和寄存器传输级上使用同一个测试平台,且具有仿真速度快的特点,达到了设计要求。 ...
https://www.eeworm.com/dl/564/32815.html
下载: 25
查看: 1043

通信网络 DM9000A-P03-042105

详细介绍了DM9000A的芯片管脚功能,时序操作,寄存器设置等,是进行网口通信的参考设计手册
https://www.eeworm.com/dl/564/33480.html
下载: 25
查看: 1070