搜索结果
找到约 18,618 项符合
通用寄存器 的查询结果
按分类筛选
单片机开发 EEPROM 24CXX应用程序供参考 对EEPROM数据区读出(当前值=ADDR+WRC_<=0FFH)
EEPROM 24CXX应用程序供参考
对EEPROM数据区读出(当前值=ADDR+WRC_<=0FFH),每进行一次读操作将使ADDR值减一;读出数据后程序将把该数据存入通用寄存器中,开始存放的地址由FSR的值指定(范例为30H),每进行一次读操作将使FSR的值加一;读出规定个数(由寄存器REC_给定,范例值为0FH)的数值后,结束读出,回main ...
操作系统开发 时间片轮转算法struct { int name //进程标识符 int status //进程状态 int ax,bx,cx,dx //进程现场信息
时间片轮转算法struct
{
int name //进程标识符
int status //进程状态
int ax,bx,cx,dx //进程现场信息,通用寄存器内容
int pc //进程现场信息,程序计数器内容
int psw //进程现场信息,程序状态字内容
int next //下一个进程控制块的位置
}pcbarea[n] ...
文章/文档 《LCD显示》 程序清单: ************************************************************** PCL EQU 2H 定义程序存储器
《LCD显示》
程序清单:
**************************************************************
PCL EQU 2H 定义程序存储器低字节地址
STATUS EQU 3H 定义状态寄存器地址
PORTA EQU 5H 定义RA口数据寄存器地址
PORTC EQU 7H 定义RC口数据寄存器地址
TRISA EQU 85H 定义RA口方向控制寄存器地址
TRISC EQU 87H 定义RC口方向控制 ...
软件设计/软件工程 2.1 设计总要求 2.1.1 实验计算机的外设需求 该实验计算机具有键盘和打印机两种外部设备。外设和内存统一操作指令
2.1 设计总要求
2.1.1 实验计算机的外设需求
该实验计算机具有键盘和打印机两种外部设备。外设和内存统一操作指令,程序查询法使用外设。
2.1.2实验计算机运算器结构
运算器采用单累加器多通用寄存器结构
2.1.3实验计算机功能和用途
能执行键盘输入的奇数i (i=1-255)回打出来并存入100H号开始的内存单元中。 ...
汇编语言 实验目的 这次进行的模型机的总体设计
实验目的
这次进行的模型机的总体设计,是在前几次实验田的基础之上进行的。前面几次实验中有算术逻辑运算单元实验,这次实验主要是完成对不带进位和带进位的加减法进行运算。这也是我们这们这次实验中的两个主要的题目。后面我们还有对通用寄存器、指令和微程序控制单元等部分的实验。而这些都是为了让我们更加了解计算机 ...
微处理器开发 介绍arm的基础知识
介绍arm的基础知识,包括通用寄存器、程序状态寄存器、控制程序的执行流程等知识,有助于arm初学者更清楚地认知他
微处理器开发 cpu设计实例mips。MIPSI指令集32位CPU(1)MiniCore设计实例全32位操作
cpu设计实例mips。MIPSI指令集32位CPU(1)MiniCore设计实例全32位操作,32个32位通用寄存器,所有指令和地址全为32位
(2)静态流水线(3~5级)
(3)Forwarding技术
(4)片内L1 Cache,指令、数据各4KByte,硬件初始化
(5)没有TLB,但系统控制协处理器(CP0)具有除页面映射外的全部功能 ...
汇编语言 于表示将在读密码或账号需要记录
于表示将在读密码或账号需要记录,小于表示没有读取密码或账号无需记录
40032F:0F8652000000 JNA 400387;无需记录则跳转
400335:60 PUSHAD;保存16个通用寄存器的值
源码 源代码LIBRARY IEEE USE IEEE
通用寄存器的部分代码 LIBRARY IEEE USE IEEE.STD_LOGIC_1164.ALL ENTITY traffic IS PORT(clk,sm,sb:IN bit mr,my,mg,br,by,bg:OUT bit ) END traffic
学术论文 基于FPGA的通用异步收发器的设计.rar
通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是 ...