搜索结果

找到约 17,524 项符合 通信模式 的查询结果

教程资料 cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应

cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应
https://www.eeworm.com/dl/Protel/doc/18558.html
下载: 187
查看: 1059

教程资料 单片机与cpld总线方式通信

单片机与cpld总线方式通信,通过单片机io口模拟总线
https://www.eeworm.com/dl/Protel/doc/18561.html
下载: 50
查看: 1055

教程资料 FPGA的串行通信UART控制器

基于FPGA的串行通信UART控制器,采用VHDL语言编写,包含多个子模块。\r\n在ISE或FPGA的其它开发环境下新建一个工程,然后将文档中的各个模块程序添加进去,即可运行仿真。源程序已经过本人的仿真验证。
https://www.eeworm.com/dl/fpga/doc/18659.html
下载: 163
查看: 1161

教程资料 结合XILINXCPLD所做的模拟RS232通信verilog源程序

结合XILINXCPLD所做的模拟RS232通信verilog源程序
https://www.eeworm.com/dl/Protel/doc/18661.html
下载: 177
查看: 1046

教程资料 用VHDL语言在CPLD上实现串行通信

用VHDL语言在CPLD上实现串行通信
https://www.eeworm.com/dl/Protel/doc/18777.html
下载: 40
查看: 1053

教程资料 VHDL实现:单片机与FPGA接口通信源文件

程序主要用硬件描述语言(VHDL)实现:\r\n单片机与FPGA接口通信的问题
https://www.eeworm.com/dl/Protel/doc/18780.html
下载: 115
查看: 1069

教程资料 FPGA和PC机之间串行通信对输出正弦波频率的控制

1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到2 ...
https://www.eeworm.com/dl/fpga/doc/18794.html
下载: 53
查看: 1074

模拟电子 MT-011 找出那些难以琢磨、稍纵即逝的ADC闪码和亚稳状态

数字通信系统设计关注的一个主要问题是误码率(BER)。ADC噪声对系统BER的影响可以分析得出,但前提是该噪声须为高斯噪声。遗憾的是,ADC可能存在非高斯误码,简单分析根本无法预测其对BER的贡献。在数字示波器等仪表应用中,误码率也可能造成问题,尤其是当器件工作于“单发”模式时,或者当器件尝试捕获偶尔出现 ...
https://www.eeworm.com/dl/571/20397.html
下载: 56
查看: 1031

模拟电子 基于新型CCCII电流模式二阶带通滤波器设计

针对传统第二代电流传输器(CCII)电压跟随不理想的问题,提出了新型第二代电流传输器(CCCII)并通过采用新型第二代电流传输器(CCCII)构成二阶电流模式带通滤波器,此滤波器只需使用2个电流传输器和2个电容即可完成设计。设计结构简单,其中心频率可由电流传输器的偏置电流控制。利用HSpice软件仿真分析并验证了理论设计 ...
https://www.eeworm.com/dl/571/20709.html
下载: 176
查看: 1047

模拟电子 通信系统中数字上变频技术的研究与设计

为了将通信系统中数字基带信号调制到中频信号上,采用数字上变频技术,通过对数字I、Q两路基带信号进行FIR成形滤波、半带插值滤波、数字混频处理得到正交调制后的中频信号,最后经MATLAB仿真分析得到相应的时域和频域图,来验证电路设计的有效性。 ...
https://www.eeworm.com/dl/571/20760.html
下载: 175
查看: 1038