搜索结果

找到约 62,432 项符合 通信实现 的查询结果

按分类筛选

显示更多分类

通信网络 结构化串行通信的软件实现

该方法中数据的传输与处理工作分开进行,适用于各种通信协议,软件实现具有较强的可移植性,提高了对外设的响应速度。经过使用证明,此方法工作稳定可靠,具有较强的实用价值。
https://www.eeworm.com/dl/564/33761.html
下载: 146
查看: 1059

通信网络 用CSocket类实现点对点通信

本文简要介绍了在VC++中网络编程的几种方式及通信协议,重点讲解了在VC++中使用CSocket类按照二进制数据格式点对实现点通信的一种简单方法。
https://www.eeworm.com/dl/564/33847.html
下载: 70
查看: 1039

通信网络 基于MPC8260和VxWorks实现快速以太网通信

摩托罗拉MPC8260 微处理器芯片因其强大的通信处理能力和多种协议的支持而被广泛应用于通信和网络领域。本文以MPC8260 为例,探讨在嵌入式系统中实现基于VxWorks 操作系统的快速以太网通信的方法。
https://www.eeworm.com/dl/564/33856.html
下载: 169
查看: 1028

通信网络 低压电力线通信点对点通信性能测试系统设计与实现

介绍了在低压电力线信道环境下点对点载波通信模块的通信性能测试系统的设计。测试系统结构简单,实用性强,能够实现点对点通信误码率测试、有效通信速率测试,并且能够根据测试结果综合评价通信模块的性能,既能够横向比较不同厂家的载波通信模块的通信性能,还可以纵向比较同一厂家不同类型的载波通信单元的通信性能,通用 ...
https://www.eeworm.com/dl/564/33857.html
下载: 158
查看: 1074

通信网络 突发通信中Turbo码的FPGA实现

Turbo码是一种低信噪比条件下也能达到优异纠错性能的信道编码。早期为了强调Turbo码接近香农限的优异性能,研究的码字长度非常大[1~2],存在译码复杂度大、译码时延长等问题。突发数据通信以传输中小长度的数据报文业务为主,所以突发通信中的Turbo码的码长也是中等长度以下的。本文面向突发数据通信中的信道编码应用,研 ...
https://www.eeworm.com/dl/564/33867.html
下载: 26
查看: 1052

通信网络 用ComPort实现PC机和伺服控制器的串行通信

为了实现一个伺服控制器的上位机(工控机)与下位机(MCU)间的串口通信,采用Delphi编写图形用户界面,利用ComPort控件库进行编程,降低了编程难度和工作量。文中给出了部分关键代码,最后给出了实例程序和演示结果。实验证明此方案可行,满足了系统的要求。 ...
https://www.eeworm.com/dl/564/33876.html
下载: 176
查看: 1059

C/C++语言编程 VC++6.0环境下三种方法实现计算机通信的讨论

目前基于VC++6.0建立的计算机通信机制方法多种多样,本文简单介绍了CSocket类,NDK,WinSock API 3类方法的基本概念,以及如何使用这3种方法实现计算机通信,指出使用3种方法时存在的一些优势与弱点。
https://www.eeworm.com/dl/503/37165.html
下载: 59
查看: 1076

可编程逻辑 用FPGA实现RS485通信接口芯片

在点对多点主从通信系统中,需要合适的接口形式和通信协议实现主站与各从站的信息交换。RS -485 接口是适合这种需求的一种标准接口形式。当选择主从多点同步通信方式时,工作过程与帧格式符合HDLC/SDLC协议。介绍了采用VHDL 语言在FPGA 上实现的以HDLC/ SDLC 协议控制为基础的RS - 485 通信接口芯片。实验表明,这种接口芯片 ...
https://www.eeworm.com/dl/kbcluoji/40097.html
下载: 126
查看: 1037

可编程逻辑 扩频通信芯片STEL-2000A的FPGA实现

针对传统集成电路(ASIC)功能固定、升级困难等缺点,利用FPGA实现了扩频通信芯片STEL-2000A的核心功能。使用ISE提供的DDS IP核实现NCO模块,在下变频模块调用了硬核乘法器并引入CIC滤波器进行低通滤波,给出了DQPSK解调的原理和实现方法,推导出一种简便的引入?仔/4固定相移的实现方法。采用模块化的设计方法使用VHDL语言 ...
https://www.eeworm.com/dl/kbcluoji/40234.html
下载: 120
查看: 1064

可编程逻辑 基于FPGA的多通道HDLC通信系统设计与实现

为了满足某测控平台的设计要求,设计并实现了基于FPGA的六通道HDLC并行通信系统。该系统以FPGA为核心,包括FPGA、DSP、485转换接口等部分。给出了系统的电路设计、关键模块及软件流程图。测试结果表明,系统通讯速度为1 Mb/s,并且工作稳定,目前该设计已经成功应用于某样机中。 ...
https://www.eeworm.com/dl/kbcluoji/40366.html
下载: 51
查看: 1066