搜索结果
找到约 1,224 项符合
载波恢复 的查询结果
按分类筛选
单片机编程 带I2C串行CMOS EEPROM、精密复位控制器和看门狗定
带I2C串行CMOS EEPROM、精密复位控制器和看门狗定时器的监控电路
特性􀂄 看门狗监控SDA信号 (CAT1161)􀂄 兼容400KHz 的I2C总线􀂄 操作电压范围为2.7V~6.0V􀂄 低功耗CMOS 技术􀂄 16 字节的页写缓冲区􀂄 内置误写保护电路-Vcc锁定-写保护管脚WP􀂄 复位高电平或低 ...
单片机编程 单片机应用技术选编11
单片机应用技术选编(11) 目录
 
第一章 专题论述
1.1 3种嵌入式操作系统的分析与比较(2)
1.2 KEIL RTX51 TINY内核的分析与应用(8)
1.3 中间件技术及其发展展望(13)
1.4 嵌入式实时操作系统μC/OSⅡ的移植探讨(19)
1.5 μC/OSⅡ的移植及其应用系统开发(23)
1.6 片上系统的总线结构发展现状及前景(27)
1.7 SoC&mdas ...
单片机编程 单片机系统“PC”失控的软件措施
单片机系统“PC”失控的软件措施Software Measure of GettingO uto fC ontrolfo r“PC"in S ingleC hipC omputerS ystem谧 加 春 王 晓 基 雷 小 华(江 西 理 工 大 学机 电 工 程 学 院 ,赣 州 34 10 00)摘要单片机系统在实际工业现场中可能遇到各种干扰和自身的随机性故障。现场恶劣的环境有可能使计算机系统发生异常, ...
单片机编程 单片机应用系统抗干扰技术
单片机应用系统抗干扰技术:第1章 电磁干扰控制基础.
1.1 电磁干扰的基本概念1
1.1.1 噪声与干扰1
1.1.2 电磁干扰的形成因素2
1.1.3 干扰的分类2
1.2 电磁兼容性3
1.2.1 电磁兼容性定义3
1.2.2 电磁兼容性设计3
1.2.3 电磁兼容性常用术语4
1.2.4 电磁兼容性标准6
1.3 差模干扰和共模干扰8
1.3.1 差模干扰8
1.3 ...
DSP编程 MSP430F415在LCD空调红外遥控器中的应用
空调红外遥控器是通常由两节碱性电池供电,通过38KHZ 红外载波调制与挂机或者柜机单向通讯的便携式设备。由于其成本低廉,低功耗等特点不仅在空调,还在其它家电及玩具等领域得到了广泛应用。基于便携及电池供电的要求,系统的超低功耗及可靠性设计是首要目标之一。本文针对应用中对低功耗,高集成度的要求,采用MSP430F4 ...
DSP编程 三相SPWM波在TMS320F28335中的实现
载波相移正弦脉宽调制(SPWM)技术是一种适用于大功率电力开关变换装置的高性能开关调制策略,在有源电力滤波器中有良好的应用前景。本文介绍了如何利用高性能数字信号处理器TMS320F28335的片内外设事件管理器(EV)模块产生三相SPWM波,给出了程序流程图及关键程序源码。该方法采用不对称规则采样算法,参数计算主要采用查 ...
教程资料 基于FPGA的石油测井控制系统
针对石油测井仪器须将地下传感器发送的不同数量级信号进行识别并恢复原始数值,从而方便地面分析地下情况,本文介绍了一种基于FPGA和DSP的石油测井控制系统的软硬件设计与实现的新方法,采用FPGA芯片EP1C6T144C8进行主要时序控制,DSP做算法运算,不依靠GPIO而用数据总线来控制放大模式位。调试以及现场试验结果表明,该系 ...
教程资料 采用基于FPGA 的方法缩短高级医疗内窥镜系统的开发时间
电子发烧友网核心提示:医疗内窥镜的市场发展带来了各种挑战,例如,要求增强功能,更高的精度,更好的处理性能,以及更小的体积等。本文介绍Altera高级医疗内窥镜系统解决方案,它使用了1080p视频设计工作台、DSP 构建模块、参考设计,以及 Stratix® V、Cyclone® V 和 Arria® V FPGA 等。通过下文介绍, ...
教程资料 基于CPLD的QDPSK调制解调电路设计
为了在CDMA系统中更好地应用QDPSK数字调制方式,在分析四相相对移相(QDPSK)信号调制解调原理的基础上,设计了一种QDPSK调制解调电路,它包括串并转换、差分编码、四相载波产生和选相、相干解调、差分译码和并串转换电路。在MAX+PLUSⅡ软件平台上,进行了编译和波形仿真。综合后下载到复杂可编程逻辑器件EPM7128SLC84-15中 ...
教程资料 基于FPGA 的低成本长距离高速传输系统的设计与实现
为解决目前高速信号处理中的数据传输速度瓶颈以及传输距离的问题,设计并实现了一种基于FPGA 的高速数据传输系统,本系统借助Altera Cyclone III FPGA 的LVDS I/O 通道产生LVDS 信号,稳定地完成了数据的高速、远距离传输。系统所需的8B/10B 编解码、数据时钟恢复(CDR)、串/并行转换电路、误码率计算模块均在FPGA 内利用VHD ...